版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著移動互聯(lián)網(wǎng)與信息技術(shù)的發(fā)展,圖像視頻等多媒體數(shù)據(jù)在無線信道中的傳輸變得越來越重要,然而無線信道的帶寬有限,人們對圖像傳輸質(zhì)量和速度的要求卻越來越高,傳統(tǒng)的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG已經(jīng)無法滿足這些要求,在這樣的背景下,JPEG2000作為新一代靜態(tài)圖像壓縮標(biāo)準(zhǔn),由國際標(biāo)準(zhǔn)化組織(ISO)與國際電信聯(lián)盟(ITU)共同提出并發(fā)布。JPEG2000標(biāo)準(zhǔn)同時支持有損壓縮和無損壓縮,支持圖像按質(zhì)量或分辨率進(jìn)行漸進(jìn)傳輸,支持感興趣區(qū)域編碼,在低碼
2、率下可以保持良好的圖像質(zhì)量,在移動互聯(lián)網(wǎng)等許多領(lǐng)域具有廣闊的應(yīng)用前景。
SOPC是一種用于嵌入式系統(tǒng)開發(fā)的可編程片上系統(tǒng)。SOPC基于FPGA,集成了處理器、存儲器、I/O和各種可編程邏輯等,具有成本低、設(shè)計靈活、處理速度快和可升級等諸多優(yōu)點。本文基于SOPC技術(shù),設(shè)計了JPEG2000編碼系統(tǒng)整體架構(gòu)。
本文對JPEG2000標(biāo)準(zhǔn)進(jìn)行了介紹,并重點研究了JPEG2000 Tier-1編碼算法部分,分別對位平面編碼和
3、算術(shù)編碼的基本原理與算法流程進(jìn)行了仔細(xì)說明。本文還對JPEG2000感興趣區(qū)域編碼算法進(jìn)行了研究,基于改進(jìn)的ROI算法,本文設(shè)計并實現(xiàn)了一種非感興趣區(qū)域Tier-1編碼提前截斷電路,該電路模塊根據(jù)輸入的感興趣區(qū)域坐標(biāo),可以識別各編碼碼塊是否位于感興趣區(qū)域之內(nèi),若不在,則對該碼塊進(jìn)行Tier-1編碼提前截斷處理,這樣在保證感興趣區(qū)域圖像質(zhì)量的前提下,節(jié)省了系統(tǒng)的資源消耗,提升了系統(tǒng)的編碼效率。本文還研究了JPEG2000標(biāo)準(zhǔn)文件結(jié)構(gòu)與碼流
4、組織,并設(shè)計和實現(xiàn)了JPEG2000碼流組織電路,該電路模塊有效封裝了編碼數(shù)據(jù)并將其按照J(rèn)PEG2000標(biāo)準(zhǔn)格式要求進(jìn)行輸出。
本文所設(shè)計電路均采用Verilog HDL語言予以描述,并使用Modelsim、Matlab等軟件聯(lián)合仿真,在Xilinx FPGA上進(jìn)行綜合驗證。本文所有設(shè)計均采用Xilinx公司XC7Z020-CLG484-1 FPGA實現(xiàn),實驗結(jié)果表明本文所設(shè)計電路最高時鐘速率可到達(dá)147MHz,邏輯規(guī)模為21
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的圖像采集與處理電路設(shè)計
- 基于SOPC的實時圖像處理系統(tǒng)設(shè)計.pdf
- 基于模塊編碼的演化電路設(shè)計與實現(xiàn).pdf
- 基于典型邊緣檢測算法的數(shù)字圖像處理系統(tǒng)的模塊電路設(shè)計與FPGA實現(xiàn).pdf
- 基于DSP+FPGA的圖像融合處理機(jī)電路設(shè)計技術(shù).pdf
- 基于SOPC的圖像采集處理系統(tǒng)設(shè)計.pdf
- 量子圖像處理算法研究及電路設(shè)計.pdf
- 基于SOPC的信號處理與傳輸模塊——設(shè)計與實現(xiàn).pdf
- 基于sopc的圖像采集處理系統(tǒng)設(shè)計(1)
- 基于SOPC的實時圖像處理系統(tǒng)的設(shè)計.pdf
- GBIC光收發(fā)模塊的電路設(shè)計.pdf
- OFDM系統(tǒng)同步模塊的電路設(shè)計.pdf
- 基于SOPC技術(shù)的視頻圖像處理系統(tǒng)的設(shè)計.pdf
- TDI CMOS圖像傳感器關(guān)鍵模塊建模與電路設(shè)計.pdf
- 基于TDLAS技術(shù)的微弱信號處理電路設(shè)計.pdf
- 基于SOPC的圖像處理系統(tǒng)的研究與設(shè)計.pdf
- 基于SOPC的可信平臺模塊設(shè)計.pdf
- 基于SOPC的蝦仁色選圖像處理系統(tǒng)設(shè)計.pdf
- TFT液晶模塊驅(qū)動電路設(shè)計.pdf
- 基于gsm模塊的tc35i外圍電路設(shè)計
評論
0/150
提交評論