版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、基于FPGA的CPCI接口數(shù)據(jù)譯碼系統(tǒng)是作為一個通信接收系統(tǒng)的主要組成部分而進行研制的,主要是為了實現(xiàn)信號數(shù)據(jù)的譯碼、處理、采集、存儲和管理工作。該系統(tǒng)以CPCI總線技術(shù)和業(yè)界主流的FPGA現(xiàn)場可編程門陣列器件為核心基礎(chǔ),為通信接收系統(tǒng)提供了良好的穩(wěn)定性和數(shù)據(jù)譯碼處理能力。
本文提出了一種以DALLAS公司的DS3131為橋接口芯片,以Spartan6系列FPGA為數(shù)據(jù)處理核心的CPCI接口數(shù)據(jù)譯碼系統(tǒng)的設(shè)計方案。系統(tǒng)設(shè)計了一
2、臺運行于CPCI工控機上的數(shù)據(jù)譯碼卡,使用用戶應(yīng)用軟件實現(xiàn)了以遠(yuǎn)程數(shù)據(jù)服務(wù)器為目的地的數(shù)據(jù)存儲。
硬件方面,本文采用現(xiàn)在主流的Xilinx低功耗FPGA Spartan6系列,在控制成本的前提下,滿足了核心芯片的高性能要求;選用Dallas半導(dǎo)體公司推出的比特同步(Boss)HDLC協(xié)議控制器DS3131作為CPCI接口以及Local Bus接口,實現(xiàn)了數(shù)據(jù)采集和應(yīng)用軟件對板上器件的實時控制。采用了Altium Designe
3、r電路設(shè)計軟件,依據(jù)自上而下的設(shè)計順序,完成了硬件設(shè)備的設(shè)計。
軟件方面,本文利用了驅(qū)動開發(fā)軟件windriver生成的驅(qū)動程序框架,通過C++語言編程,開發(fā)了用戶應(yīng)用軟件,主要完成了CPCI中斷響應(yīng)、數(shù)據(jù)異地存儲和SQL SERVER數(shù)據(jù)庫管理等功能。
仿真調(diào)試方面,完成了硬件電路板的制板、焊接和調(diào)試,測試了驅(qū)動和應(yīng)用軟件的實際使用情況。在對硬件描述語言編寫的FPGA程序進行了功能及時序仿真后,通過JTAG下載電纜
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的cPCI接口數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于FPGA的CPCI總線與多DSP的接口設(shè)計.pdf
- 基于FPGA及CPCI總線的數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于FPGA的噴墨印刷系統(tǒng)高速數(shù)據(jù)接口的設(shè)計與實現(xiàn).pdf
- 數(shù)據(jù)采集系統(tǒng)中FPGA通信接口的設(shè)計與實現(xiàn).pdf
- 基于PCI總線的RS編譯碼接口卡的設(shè)計與FPGA實現(xiàn).pdf
- 基于PCI-E接口數(shù)據(jù)采集系統(tǒng)FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA的光纖接口和CPCI總線通信.pdf
- 基于以太網(wǎng)接口的Turbo碼編譯碼系統(tǒng)FPGA實現(xiàn).pdf
- 基于CPCI總線標(biāo)準(zhǔn)的數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的PCI接口數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于FPGA的均衡與譯碼算法設(shè)計與實現(xiàn).pdf
- 基于FPGA的數(shù)控系統(tǒng)接口設(shè)計與實現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)設(shè)計和CPCI接口研究.pdf
- 基于CPCI總線的PCM數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于fpga的usb接口數(shù)據(jù)采集系統(tǒng)設(shè)計
- 基于FPGA的cPCI卡的研究與設(shè)計.pdf
- 基于FPGA的數(shù)據(jù)同步系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的UART接口設(shè)計與實現(xiàn).pdf
- 基于FPGA的網(wǎng)格編碼與譯碼設(shè)計的實現(xiàn).pdf
評論
0/150
提交評論