基于FPGA的串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著嵌入式處理器性能的不斷提升,傳統(tǒng)的并行總線互連方案已經(jīng)滿足不了其日益增長的帶寬需求。取而代之的RapidIO互連技術(shù)具有速率高、成本低、引腳數(shù)少等優(yōu)點(diǎn),可以滿足高性能嵌入式系統(tǒng)的廣泛需求。作為當(dāng)前嵌入式領(lǐng)域內(nèi)唯一得到授權(quán)的國際標(biāo)準(zhǔn),RapidIO也是未來解決高性能嵌入式互連的最佳方案。目前,世界上幾乎所有的嵌入式主流廠商都已經(jīng)支持RapidIO互連技術(shù),并源源不斷地推出各種基于RapidIO規(guī)范的產(chǎn)品,涵蓋了各種開發(fā)工具、嵌入式系統(tǒng)

2、、IP、軟件、測試設(shè)備以及半導(dǎo)體產(chǎn)品等。
  本論文對RapidIO互連協(xié)議進(jìn)行了研究,并參考相關(guān)產(chǎn)品的技術(shù)文檔設(shè)計(jì)實(shí)現(xiàn)了一款基于RapidIO協(xié)議的串行互連接口。該接口實(shí)現(xiàn)了數(shù)據(jù)包的組包和解包、數(shù)據(jù)包的有序收發(fā)、初始化操作以及接收方控制的流量控制等基本功能。
  論文中首先介紹了有關(guān)RapidIO互連技術(shù)的研究背景和國內(nèi)外發(fā)展現(xiàn)狀,然后分析了RapidIO互連協(xié)議的分層體系結(jié)構(gòu)、典型操作流程、常用操作類型、各種數(shù)據(jù)單元的格

3、式和流量控制等內(nèi)容,最后根據(jù)需要提取了協(xié)議中串行鏈路部分的基本功能,并提出串行RapidIO接口電路的總體設(shè)計(jì)方案。
  基于Top-Down的設(shè)計(jì)思路和模塊化的設(shè)計(jì)方法,使用Verilog硬件描述語言設(shè)計(jì)實(shí)現(xiàn)了組包邏輯、解包邏輯、邏輯層調(diào)度邏輯、初始化狀態(tài)機(jī)、發(fā)送通道、接收通道以及重傳恢復(fù)狀態(tài)機(jī)等主要功能模塊;為了減小設(shè)計(jì)的難度,高速串行收發(fā)電路采用Xilinx公司的FPGA中的RocketIO硬核IP實(shí)現(xiàn)。此外,本文還分析了電

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論