基于RapidIO的高速傳輸接口的研究與設計.pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、傳統(tǒng)的互連總線由于傳輸速率和系統(tǒng)拓撲結(jié)構(gòu)的局限,已經(jīng)不能滿足處理器主頻和性能不斷增長的需要。在此背景下,嵌入式系統(tǒng)互連國際標準協(xié)會推出了RapidIO互連總線協(xié)議,它可實現(xiàn)1Gbps到60Gbps的通信速率,而且?guī)缀蹩梢灾С秩魏蜗到y(tǒng)拓撲結(jié)構(gòu)。因此,研究與設計基于RapidIO的高速傳輸接口,對于嵌入式系統(tǒng)互連具有重要的實際意義。
   本文首先分析了RapidIO分層體系結(jié)構(gòu)的邏輯層、傳輸層和物理層的功能及結(jié)構(gòu),闡述了Rapid

2、IO的邏輯操作及包格式。在此基礎(chǔ)上,設計了RapidIO串行物理層模塊,并詳細給出了其中的CRC檢驗碼模塊、8B/10B編解碼模塊、串并轉(zhuǎn)換模塊和通道同步模塊等的設計原理及實現(xiàn)方案,討論了電路的速度優(yōu)化方法。為了研究RapidIO總線在嵌入式系統(tǒng)互連中的應用,提出了包括RapidIO模塊、DMA模塊、FIFO模塊和片上存儲器模塊的通用RapidIO互連應用系統(tǒng)方案,分析了各模塊的功能結(jié)構(gòu)和參數(shù)設置,構(gòu)建了RapidIO串行物理層和互連應

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論