版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本項(xiàng)目是廈門大學(xué)計(jì)算機(jī)系與清華大學(xué)智能技術(shù)與系統(tǒng)國家重點(diǎn)實(shí)驗(yàn)室合作的國家軍工863項(xiàng)目-飛控計(jì)算機(jī)通訊卡子課題的進(jìn)一步引伸。 SCI協(xié)議是一種可支持高性能多處理器,一致性內(nèi)存共享,高度可擴(kuò)展的互聯(lián)標(biāo)準(zhǔn)。無論是在小型系統(tǒng)還是大規(guī)模并行系統(tǒng)中,SCI都能體現(xiàn)其優(yōu)越性。因?yàn)镾CI接口能將所有功能模塊集成在單塊集成電路中,極大的降低系統(tǒng)成本,因而比總線結(jié)構(gòu)更具有優(yōu)勢(shì)。SCI支持多種不同的配置方案,從簡單的環(huán)到多層交換網(wǎng)絡(luò);相鄰節(jié)點(diǎn)間采用
2、點(diǎn)對(duì)點(diǎn)的單向鏈路,簡化物理實(shí)現(xiàn);SCI支持事務(wù)的并發(fā)處理,極大提高系統(tǒng)效率。另外,SCI采用64位固定尋址模式,一個(gè)系統(tǒng)可支持的節(jié)點(diǎn)數(shù)高達(dá)64K。由于一個(gè)節(jié)點(diǎn)又可以包括多個(gè)處理器,因而這種尋址模式足以支持今后的超大規(guī)模并行系統(tǒng)的升級(jí)。 本論文的重點(diǎn)之一是對(duì)SCI協(xié)議進(jìn)行分析與研究。對(duì)協(xié)議中定義的節(jié)點(diǎn)類型,鏈路類型,拓?fù)浣Y(jié)構(gòu),各種數(shù)據(jù)包的格式,事務(wù),包的編碼解碼,CRC校驗(yàn),尋址模式,系統(tǒng)初始化,和分配協(xié)議等幾個(gè)方面進(jìn)行詳細(xì)介紹與
3、分析。另一個(gè)重點(diǎn)是在FPGA芯片上設(shè)計(jì)基于SCI協(xié)議的高速串行通信接口模型,并對(duì)整個(gè)方案進(jìn)行仿真測(cè)試。結(jié)果證明該接口設(shè)計(jì)方案確實(shí)合理可行,為下一步工作奠定了基礎(chǔ)。 另外,簡單介紹了基于FPGA的數(shù)字電路設(shè)計(jì)基本原理和相關(guān)的開發(fā)工具。 最后,介紹了SCI協(xié)議在實(shí)時(shí)性功能上的局限性,以及目前正在研究中的SCI實(shí)時(shí)性擴(kuò)展技術(shù)。主要分析了IEEE正在研究制定的DFC協(xié)議。并針對(duì)SCI協(xié)議在實(shí)時(shí)系統(tǒng)中的應(yīng)用和DFC擴(kuò)展協(xié)議提出了觀
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).pdf
- 基于FPGA高速通用串行接口的設(shè)計(jì)與應(yīng)用.pdf
- dsp-串行通信接口sci
- 基于FPGA的高速串行接口模塊仿真設(shè)計(jì).pdf
- 畢業(yè)設(shè)計(jì)--基于xilinx fpga高速串行接口設(shè)計(jì)與實(shí)現(xiàn)
- 基于xilinx_fpga高速串行接口的設(shè)計(jì)與實(shí)現(xiàn)畢業(yè)設(shè)計(jì)
- 基于FPGA的串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- sci串行通信
- 基于FPGA的SCI并行通信研究與實(shí)現(xiàn).pdf
- 高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證.pdf
- 基于fpga的異步串行通信
- 高速串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的信號(hào)處理板高速通信接口研制.pdf
- 基于usb2.0的高速串行通信接口電路設(shè)計(jì)技術(shù)研究
- 基于FPGA的高速傳輸接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于串行通道的高速通信方法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 串行通信接口
- 接口與通信課程設(shè)計(jì)---雙擊串行通信
- 基于PCI總線的高速串行通信研究與實(shí)現(xiàn).pdf
- 基于FPGA與PC機(jī)串行通信UART模塊設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論