

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、集成電路發(fā)展逐漸趨向于高速率低功耗,從上世紀(jì)90年代,處理器的速率呈現(xiàn)出指數(shù)增長,而系統(tǒng)總線和芯片互連技術(shù)卻發(fā)展緩慢。傳統(tǒng)的PCI總線已經(jīng)滿足不了高速CPU對數(shù)據(jù)讀取和寫入速度的需求,并且由于其陳舊的總線結(jié)構(gòu)帶來的缺陷,已經(jīng)無法適應(yīng)系統(tǒng)架構(gòu)的要求,新的互連技術(shù)越來越成為人們關(guān)注的焦點(diǎn)。
PCI Express總線作為PCI總線的替代品,在兼容PCI總線的同時,提供了最高256GT/S的傳輸速率,具有大塊數(shù)據(jù)傳輸效率高、系統(tǒng)拓?fù)?/p>
2、簡單、技術(shù)門檻低、使用和設(shè)計(jì)成本低等特點(diǎn)。PCI Express總線使用了最新的高速串行收發(fā)器,有效的ACK/NAK協(xié)議保證數(shù)據(jù)鏈路可靠性,并且在數(shù)據(jù)發(fā)送過程中,使用包的形式發(fā)送數(shù)據(jù),保證數(shù)據(jù)高效率發(fā)送的同時去除了邊帶信號,目前已經(jīng)廣泛應(yīng)用于計(jì)算機(jī)中本地IO總線。而RapidIO作為新興產(chǎn)品,在嵌入式系統(tǒng)中得到了廣泛的應(yīng)用,其最高傳輸速率在僅僅使用4個通道的情況下達(dá)到25GT/S,在串行總線小包的傳輸效率更高、允許更靈活的拓?fù)浣Y(jié)構(gòu)和多樣
3、的處理部件、更好的系統(tǒng)穩(wěn)定性、更高效率的流控機(jī)制、更多級的服務(wù)質(zhì)量和更強(qiáng)的錯誤管理機(jī)制,適用于高實(shí)時性、高可靠性的嵌入式系統(tǒng)的設(shè)計(jì)。
本文以高速互連技術(shù)作為立足點(diǎn),介紹高速互連技術(shù)物理層的實(shí)現(xiàn)方案,包括LVDS、CML、ECL等高速差分電平規(guī)范,以及使用了時鐘恢復(fù)電路、8B/10B編解碼等技術(shù)的高速串行收發(fā)器;同時以PCI Express和RapidIO的協(xié)議及工作原理為基礎(chǔ),分析了各自的優(yōu)缺點(diǎn),分別介紹其工作機(jī)制和實(shí)現(xiàn)基礎(chǔ);
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于RapidIO系統(tǒng)互連協(xié)議的邏輯設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證.pdf
- 基于RapidIO互連技術(shù)的WiMAX基站開發(fā).pdf
- RapidIO高速接口物理編碼子層的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的核間高速接口的設(shè)計(jì)與驗(yàn)證.pdf
- 串行RapidIO協(xié)議的實(shí)現(xiàn)與驗(yàn)證.pdf
- 串行RapidIO互連系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIExpress的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 高速并行光互連芯片的測試與驗(yàn)證分析.pdf
- 基于RapidIO的高速傳輸接口的研究與設(shè)計(jì).pdf
- 基于掃描鏈的FPGA互連測試.pdf
- RapidIO高速串行總線的研究與實(shí)現(xiàn).pdf
- 采用窗口映射機(jī)制的RapidIO的設(shè)計(jì)與驗(yàn)證.pdf
- 基于COBO技術(shù)高速并行光互連模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的SOC設(shè)計(jì)與驗(yàn)證.pdf
- 基于fpga的pciexpress3.0dma控制器關(guān)鍵技術(shù)研究
- 高速串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速背板互連均衡技術(shù)的研究.pdf
評論
0/150
提交評論