版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、當(dāng)工業(yè)控制領(lǐng)域朝著數(shù)字控制的方向發(fā)展時,運動控制芯片與DSP相結(jié)合的數(shù)控系統(tǒng)也向著高速度、高精度的方向發(fā)展。而在精密工業(yè)加工過程中,需要的是精準(zhǔn)的模擬信號進行軌道控制。所以,高速度高精度的DAC在數(shù)控系統(tǒng)中是必不可少的一個模塊。隨著DSP技術(shù)的發(fā)展,運算速度已經(jīng)達到上百MHz,故而DAC也應(yīng)該達到相應(yīng)的速度來匹配數(shù)控系統(tǒng)的要求。
本論文設(shè)計了一款分辨率為12bit,采樣速度達到100MHz的低毛刺電流舵DAC,分析了電流舵DA
2、C的最佳分段比,通過對電流舵DAC誤差性能的分析比較,及運用MATLAB建模的方式確定了電路的基本性能參數(shù),并進行了詳細的電路功能設(shè)計。
通過對于低毛刺技術(shù)的研究,設(shè)計并優(yōu)化了一系列的電路結(jié)構(gòu),如電流源開關(guān)偽管技術(shù)、增加低交叉點開關(guān)驅(qū)動電路、采用差分的電流源開關(guān)、設(shè)計了低溫漂高電源抑制比帶隙基準(zhǔn)電路等方法降低了DAC的輸出毛刺。DAC采用SMIC0.35μm2P4MCMOS工藝進行仿真和版圖設(shè)計。整體電路模擬部分采用3.3V電
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 10bits,200MHz分段電流舵DAC的設(shè)計.pdf
- 基于65nm工藝的10位,100MHz的電流舵DAC設(shè)計.pdf
- 10bit 100MHz電流切換型DAC的設(shè)計.pdf
- 應(yīng)用于寬帶無線通信系統(tǒng)中100MHz模擬基帶電路設(shè)計.pdf
- 12bit 100MHz電流型數(shù)模轉(zhuǎn)換器的設(shè)計.pdf
- 10bits_300MHz DAC的研究與設(shè)計.pdf
- 基于電流源梯度誤差抑制技術(shù)的12位電流舵DAC設(shè)計.pdf
- 應(yīng)用于寬帶無線通信發(fā)射機中100MHz模擬基帶電路的研究與設(shè)計.pdf
- 應(yīng)用于CDMA2000系統(tǒng)的12bits∑△調(diào)制器設(shè)計.pdf
- 12Bits 100MSPS電流舵型數(shù)模轉(zhuǎn)換器的研究與設(shè)計.pdf
- 數(shù)字陀螺中電流舵DAC的設(shè)計.pdf
- 12位200MS-s高SFDR電流舵DAC設(shè)計.pdf
- 應(yīng)用于伺服系統(tǒng)的12位、40MHz Pipelined ADC設(shè)計.pdf
- 用于高性能電流舵型DAC的數(shù)字校準(zhǔn)模塊研究.pdf
- 工業(yè)級16位電流舵DAC的設(shè)計.pdf
- 高速高精度電流舵型DAC的設(shè)計.pdf
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計.pdf
- 12位分段式電流舵DAC的分析與設(shè)計.pdf
- higerman數(shù)控系統(tǒng)應(yīng)用于慢刀精密伺服車削
- 用于100MHz PHY的CMOS集成時鐘恢復(fù)電路設(shè)計.pdf
評論
0/150
提交評論