版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著智能手機(jī)、平板電腦、固態(tài)硬盤等產(chǎn)品市場的擴(kuò)大,對(duì)快速大容量存儲(chǔ)器的需求日益增長。NAND Flash作為一種非易失性存儲(chǔ)器,具有存儲(chǔ)密度高、編程擦除速度快、成本低、壽命高等特點(diǎn),成為存儲(chǔ)芯片的主流。NAND Flash控制器的研究具有重要的價(jià)值,它負(fù)責(zé)完成NAND Flash存儲(chǔ)器與外部設(shè)備之間的數(shù)據(jù)傳輸??刂破髟O(shè)計(jì)的好壞影響到整個(gè)存儲(chǔ)系統(tǒng)的性能。
與一般控制器不同的是,本文設(shè)計(jì)的NAND Flash控制器,既支持ONFI
2、1.0~2.2的異步與源同步接口,又支持Toggle DDR1.0接口??刂破鲀?nèi)部有專門的物理層電路來產(chǎn)生高速DDR接口時(shí)序,發(fā)揮出NAND Flash的最大傳輸速度。
結(jié)合SoC開發(fā)的需求,所設(shè)計(jì)的NAND Flash控制器是采用AHB接口,目前最主流的片上系統(tǒng)總線。內(nèi)置DMA模塊進(jìn)行數(shù)據(jù)傳輸引擎,主動(dòng)從外部搬運(yùn)數(shù)據(jù),無需CPU干擾,進(jìn)一步加快了數(shù)據(jù)傳輸。
由于NAND Flash存儲(chǔ)過程中出現(xiàn)比特位反轉(zhuǎn),控制器內(nèi)
3、增加了ECC校驗(yàn)功能,來進(jìn)行錯(cuò)誤檢測(cè)與糾正。ECC模塊采用IP核,基于BCH算法,能夠?qū)崿F(xiàn)1K字節(jié)數(shù)據(jù)中糾正32位隨機(jī)錯(cuò)誤。
最后,對(duì)NAND Flash控制器進(jìn)行功能仿真,仿真結(jié)果表明所設(shè)計(jì)的NAND Flash控制器能夠完成對(duì)NAND Flash的各種存取操作,接口時(shí)序滿足ONFI與Toggle的標(biāo)準(zhǔn)要求。然后采用SMIC0.13標(biāo)準(zhǔn)工藝庫進(jìn)行邏輯綜合、布局布線,在Synopsys PrimeTime下進(jìn)行靜態(tài)時(shí)序分析與優(yōu)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SOPC的NAND Flash控制器設(shè)計(jì).pdf
- NAND Flash控制器的FPGA驗(yàn)證.pdf
- 多通道NAND Flash控制器的設(shè)計(jì).pdf
- 基于FPGA的NAND Flash控制器系統(tǒng)設(shè)計(jì).pdf
- 應(yīng)用于SSD的NAND FLASH控制器的設(shè)計(jì).pdf
- 基于onfi2.1的高效通用nand控制器設(shè)計(jì)與實(shí)現(xiàn)
- 基于OPB總線的NAND Flash控制器設(shè)計(jì)與驗(yàn)證.pdf
- NAND flash控制器設(shè)計(jì)及軟硬件協(xié)同驗(yàn)證.pdf
- 基于SOPC的多通道NAND FLASH控制器設(shè)計(jì)與實(shí)現(xiàn).pdf
- NAND Flash控制器中BCH編譯碼器的設(shè)計(jì)與硬件實(shí)現(xiàn).pdf
- NAND Flash控制器設(shè)計(jì)及基于SystemC的交易級(jí)驗(yàn)證研究.pdf
- 基于NAND flash主控制器的BCH糾錯(cuò)算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VMM驗(yàn)證方法學(xué)的NAND Flash控制器的驗(yàn)證.pdf
- 基于ONFI協(xié)議的NANDflash控制器的研究和實(shí)現(xiàn).pdf
- 一種基于BCH碼的NAND Flash控制器的研究與設(shè)計(jì).pdf
- 基于FPGA的多片NAND FLASH并行存儲(chǔ)控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- Garfield系列處理器的NAND控制器設(shè)計(jì).pdf
- 基于FPGA的USB、Flash控制器設(shè)計(jì).pdf
- 模式可配置的NAND flash糾錯(cuò)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于Nand Flash的機(jī)載控制記錄設(shè)備的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論