開放式DSP實驗系統(tǒng)軟件研究及擴(kuò)展開發(fā).pdf_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字信號處理器DSP(Digital Signal Processor)是基于超大規(guī)模集成技術(shù)和計算機(jī)技術(shù)、適用于高速數(shù)字信號處理的單片計算機(jī),現(xiàn)已經(jīng)廣泛應(yīng)用于科研、軍事以及消費(fèi)類電子產(chǎn)品中。近年國內(nèi)各大院校都相繼開設(shè)了DSP技術(shù)系列課程,以適應(yīng)現(xiàn)代科學(xué)技術(shù)發(fā)展對人才的需求。 本課題從目前DSP實驗教學(xué)和研發(fā)的要求出發(fā),開展了基于TMS320VC5416實驗平臺軟件系統(tǒng)的研究。論文對本實驗平臺各個模塊的底層硬件用戶接口程序進(jìn)行了

2、深入分析,經(jīng)過優(yōu)化,使實驗平臺的穩(wěn)定性得到了很大提高,例如UART模塊傳輸?shù)恼`碼基本消失,提高了AD模塊的采樣精度,消除液晶模塊顯示亂碼的問題等。在此基礎(chǔ)上實現(xiàn)了基于定點DSP的語音處理系統(tǒng),此系統(tǒng)具有采集、播放、錄制和處理音頻的功能;然后論文論述了配合平臺使用的跳頻通信系統(tǒng)模塊,包括軟件設(shè)計、硬件設(shè)計和FPGA設(shè)計。此模塊能夠?qū)崿F(xiàn)信號載頻跳變傳輸,配合同步算法以及信號檢錯、糾錯和重發(fā)機(jī)制,信號能夠得到比較理想的傳輸,并且對于單個窄帶干

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論