版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、Soc技術(shù)已經(jīng)成為電路設(shè)計中主要方法。整個系統(tǒng)功能的實現(xiàn)是在一個大規(guī)模的集成電路上。這個集成電路可能包含了數(shù)字、射頻、模擬以及其它的功能。Soc技術(shù)的優(yōu)點在于它能將電路的設(shè)計從底層電路級推向系統(tǒng)級,使設(shè)計者可以將更多的精力放在對IP模塊的選擇以及內(nèi)部連接結(jié)構(gòu)上。而一個系統(tǒng)級的IP-core可以看作是由多個模塊IP-core通過內(nèi)部的總線連接而成。 一個IP-core網(wǎng)絡(luò)可能遭遇穩(wěn)定性的問題,比如死鎖和活鎖。只有從設(shè)計初期入手才能
2、解決這些問題。其中一個方法是同步原則,即:使得基本上每一個數(shù)字設(shè)計都是用同步。運用同步的原則會使得抽象的模型很容易理解以及改進。CSP理論正是基于同步這一點,它強調(diào)執(zhí)行的有序性;同時CSP設(shè)計方法還可以針對不同的層次進行描述,比如:系統(tǒng)級和芯片級等。這有助于設(shè)計者對模塊的分析和設(shè)計。 Viterbi算法是目前通信領(lǐng)域中最常用的卷積碼譯碼算法之一。本文在大量閱讀前人研究文獻的基礎(chǔ)上,深入理解其算法,提出針對DAB卷積碼譯碼算法的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的Viterbi譯碼器實現(xiàn).pdf
- Viterbi譯碼器的FPGA實現(xiàn).pdf
- 屏上顯示模塊的FPGA實現(xiàn).pdf
- 高速Viterbi譯碼器的FPGA實現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實現(xiàn).pdf
- 可配置的Viterbi譯碼器的FPGA實現(xiàn).pdf
- 參數(shù)化Viterbi譯碼器的FPGA實現(xiàn).pdf
- Viterbi譯碼器的FPGA實現(xiàn)技術(shù)研究.pdf
- 基于fpga上的fft實現(xiàn)
- 基于fpga上的fft實現(xiàn)
- 基于CSP技術(shù)的模塊系統(tǒng)設(shè)計.pdf
- 卷積碼及其Viterbi譯碼的FPGA設(shè)計與實現(xiàn).pdf
- UWB中Viterbi譯碼器的FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA的測速模塊的設(shè)計與實現(xiàn).pdf
- 基于FPGA的ARM核心模塊研究與實現(xiàn).pdf
- 基于模型的設(shè)計在FPGA上的一種實現(xiàn)方法.pdf
- 基于OFDM的PLC通信系統(tǒng)同步模塊的FPGA實現(xiàn).pdf
- 基于FPGA的PCI軟核模塊的研究與實現(xiàn).pdf
- 基于FPGA的DMR轉(zhuǎn)發(fā)臺中頻模塊的實現(xiàn).pdf
- 數(shù)據(jù)壓縮算法在FPGA上的實現(xiàn).pdf
評論
0/150
提交評論