版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著科學(xué)技術(shù)的飛速發(fā)展,計算機(jī)網(wǎng)絡(luò)、電信網(wǎng)絡(luò)和有線電視網(wǎng)絡(luò)正在逐步融合,三網(wǎng)合一是必然趨勢,CTI(Computer Telephony Integration)就是典型例證.信息傳輸需要在同步環(huán)境下進(jìn)行,碼速調(diào)整技術(shù)和幀調(diào)整技術(shù)是創(chuàng)造同步環(huán)境經(jīng)常采用的兩種技術(shù).在干線(群)傳輸中采用碼速調(diào)整技術(shù)來創(chuàng)造同步環(huán)境是目前國際公認(rèn)的比較好的方法.碼速調(diào)整技術(shù)只能跟蹤漂移,但是它不能消除碼流原有的漂移,甚至還給參與復(fù)接/分接的碼流引入新的漂移.
2、在數(shù)字交換網(wǎng)中,通常的信道交換是以話路為單位.來自四面八方的各種群碼流分成話路進(jìn)行交換,然后再復(fù)接成新的群流向四面八方,不能再允許各個數(shù)字流帶有不同的漂移.所以,實現(xiàn)交換復(fù)接的前提是消除各話路數(shù)字流的漂移;與該地時鐘建立同步;并于該地幀定位信號建立確定的相位關(guān)系.這時,碼速調(diào)整技術(shù)不再適用,由幀調(diào)整技術(shù)取而代之.幀調(diào)整器通常設(shè)置在群傳輸線路與數(shù)字交換機(jī)之間,即設(shè)置在交換網(wǎng)絡(luò)的各個網(wǎng)絡(luò)節(jié)點(diǎn)的入口處.只要節(jié)點(diǎn)之間群傳輸存在漂移,那么就需要這
3、種幀調(diào)整器.幀調(diào)整器用該地時鐘替代輸入碼流時鐘以實現(xiàn)比特同步;以滑動方式消除輸入碼流的抖動和漂移;利用幀延時調(diào)整把所有方向的輸入碼流與該地時序?qū)崿F(xiàn)幀同步;除了成幀的滑動以外,不再丟失傳輸信息.該文提出的El/CT-BUS幀調(diào)整器芯片的FPGA(Field Programmable Gate Array)設(shè)計方案內(nèi)既包括了完整的E1幀調(diào)整器,而且還有E1/CT-BUS復(fù)接功能,同時提供E1時鐘提取和平滑.對于時鐘部分作少許修改便可以用于S
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS幀間預(yù)測技術(shù)的FPGA實現(xiàn).pdf
- E1-T1成幀器的設(shè)計與實現(xiàn).pdf
- 基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計與實現(xiàn).pdf
- 幀間預(yù)測編碼的FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA的PCI-E1接口設(shè)計與實現(xiàn).pdf
- 利用FPGA設(shè)計和實現(xiàn)點(diǎn)對點(diǎn)EoS的成幀.pdf
- 基于FPGA的E1誤碼測試技術(shù)研究.pdf
- 光OFDM幀內(nèi)信號的時域調(diào)整技術(shù).pdf
- 基于CCSDS標(biāo)準(zhǔn)的幀同步算法研究及其FPGA實現(xiàn).pdf
- B3G關(guān)鍵技術(shù)的FPGA設(shè)計與實現(xiàn)——OFDM調(diào)制、組幀.pdf
- 基于FPGA的E1-E2準(zhǔn)同步數(shù)字復(fù)接技術(shù)的研究.pdf
- h.264幀內(nèi),幀間預(yù)測與變換模塊的研究及fpga實現(xiàn)
- 基于FPGA的多E1反向復(fù)用芯片的設(shè)計及實現(xiàn).pdf
- 基于FPGA的AVS幀內(nèi)預(yù)測實現(xiàn)及碼率控制研究.pdf
- 基于FPGA的Ethernet over E1接口芯片的設(shè)計與實現(xiàn).pdf
- OFDM系統(tǒng)接收機(jī)定時幀同步算法的FPGA實現(xiàn).pdf
- 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計與實現(xiàn).pdf
- 基于FPGA的全幀轉(zhuǎn)移CCD圖像采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- NCUC-Bus現(xiàn)場總線技術(shù)研究及實現(xiàn).pdf
- 幀頻提升算法中運(yùn)動矢量調(diào)整FPGA實現(xiàn).pdf
評論
0/150
提交評論