版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、 頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接式頻率合成,鎖相頻率合成和直接數(shù)字頻率合成(DDS)。本次設(shè)計(jì)是利用FPGA完成一個(gè)DDS系統(tǒng)并利用該系統(tǒng)實(shí)現(xiàn)模擬信號(hào)的數(shù)字化調(diào)頻。 DDS是把一系列數(shù)字量形式的信號(hào)通過D/A轉(zhuǎn)換形成模擬量形式的信號(hào)的合成技術(shù)。主要是利用高速存儲(chǔ)器作查尋表,然后通過高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個(gè)典型的DDS系統(tǒng)應(yīng)包
2、括:相位累加器,可在時(shí)鐘的控制下完成相位的累加;相位碼—幅度碼轉(zhuǎn)換電路,一般由ROM實(shí)現(xiàn);DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號(hào)。DDS系統(tǒng)可以很方便地獲得頻率分辨率很精細(xì)且相位連續(xù)的信號(hào),也可以通過改變相位字改變信號(hào)的相位,因此也廣泛用于數(shù)字調(diào)頻和調(diào)相。本次數(shù)字化調(diào)頻的基本思想是利用AD轉(zhuǎn)換電路將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),同時(shí)用該數(shù)字信號(hào)與一個(gè)固定的頻率字累加,形成一個(gè)受模擬信號(hào)幅度控制的頻率字,從而獲得一個(gè)頻率受模擬信號(hào)的幅度
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的數(shù)字化SPECT探頭系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的數(shù)字化EIT硬件系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA一DSP的數(shù)字化ERT系統(tǒng)設(shè)計(jì).pdf
- 基于雙DDS的數(shù)字化平衡電橋設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字化超聲前端系統(tǒng)設(shè)計(jì)方案研究.pdf
- 基于FPGA的數(shù)字化變電站時(shí)鐘同步系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的全數(shù)字化交流變頻調(diào)速系統(tǒng).pdf
- 基于FPGA的DDS設(shè)計(jì).pdf
- 基于fpga的dds設(shè)計(jì)
- 基于fpga的數(shù)字化變電站時(shí)鐘同步系統(tǒng)設(shè)計(jì)(1)
- 基于FPGA的激光陀螺數(shù)字化控制系統(tǒng)的研究.pdf
- 數(shù)字化接收機(jī)的FPGA設(shè)計(jì).pdf
- 噪聲調(diào)頻雷達(dá)的數(shù)字化研究.pdf
- 基于FPGA的數(shù)字化通用PWM控制器設(shè)計(jì).pdf
- 基于FPGA的數(shù)字化中頻接收處理系統(tǒng)的研究.pdf
- 全數(shù)字化焊縫超聲探傷系統(tǒng)設(shè)計(jì)Ⅰ──FPGA模塊設(shè)計(jì).pdf
- 基于FPGA數(shù)字化變電站智能終端的設(shè)計(jì)研究.pdf
- 基于FPGA數(shù)字化雙超聲電源的研制.pdf
- 基于DDS和PLL技術(shù)的數(shù)字調(diào)頻源的研制.pdf
- 短波通信系統(tǒng)中FPGA數(shù)字化模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論