中國fpd平板設計系統(tǒng)軟件工具的應用取得重大進展_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、<p>  CAD2012序列號和密鑰 www.cad2012xiazai.com</p><p><b>  D2AQ</b></p><p>  中國FPD平板設計系統(tǒng)軟件工具的應用取得重大進展</p><p>  軟件有限公司宣布,鄂爾多斯市源盛光電有限責任公司(BOE6)已全面采用的系統(tǒng),用于最先進顯示技術產品的開發(fā)和驗證。

2、本文引用地址: 工業(yè)和信息化部電子司副司長彭紅兵表示,平板顯示產業(yè)是電子信息產業(yè)重要的組成部分和增長點,已成為國民經濟增長的重要支撐。我國平板顯示產業(yè)存在的主要問題包括產業(yè)總體規(guī)模相對弱小、企業(yè)競爭能力不強,產業(yè)配套不完善等。在地方政府,行業(yè)協(xié)會,相關企業(yè)的共同努力下,產業(yè)鏈整合已經取得了階段性成果。在軟件工具配套研發(fā)方面走在了前面,并取得了重大的進展,對我國FPD產業(yè)提升競爭力起到了積極的推動作用。 北京京東方科技集

3、團股份有限公司總裁梁新清表示,中國顯示行業(yè)總的來說處于起步和快速發(fā)展前奏期,京東方將借此機會珍惜現(xiàn)在發(fā)展的良機,和上下游企業(yè)深度合作,本著技術創(chuàng)新,品質為根的基本原則一起共創(chuàng)價值。在產業(yè)鏈的合作中,國內供應商有著本身的優(yōu)勢,他們對需求響應快,能夠提供及時的技術支持與完善的定制化服務,能夠跟上京東方快速發(fā)展節(jié)奏,與京東方共同進步。在平板設計系統(tǒng)軟件方面,我們與華大九天保持著緊密的合作伙伴關系,在未來的發(fā)展中,我們將與華大九天繼續(xù)全面深入的

4、合作</p><p>  維修保障為背景,提出了 (組合) 測試模型的建立方法,基于此方法,設計了完善的便攜式,解決了ICT測試、功能測試及傳統(tǒng)測試TPS開發(fā)成本高,技術難度大,故障覆蓋率低的缺陷。該測試系統(tǒng)現(xiàn)已成功擔負新型雷達裝備的維修保障任務,應用表明,系統(tǒng)具有設計合理,性能穩(wěn)定、可靠,故障隔離準確等優(yōu)點。</p><p>  雷達,作為一種重要的軍事武器裝備,在軍事上將其形象的比喻成

5、作戰(zhàn)指揮員的 眼睛 ,在維護國家安全及領土完整中發(fā)揮著舉足輕重的作用。但隨著數字電路設計及制造技術的發(fā)展,特別是CAD設計軟件的進步及完善,單一的測試方法如ICT(In-Circuit Test)測試、功能測試等已無法滿足新型雷達數字電路測試及的要求,邊界掃描[1]測試將成為今后雷達裝備數字電路發(fā)展的主流技術。</p><p>  基于對ICT測試、功能測試局限性的深入探討,以及對邊界掃描測試技術的研究與實踐,本

6、文提出了 (組合) 邊界掃描測試模型的建立方法,并基于此方法,構建了數字電路便攜式,實現(xiàn)了對新型雷達數字電路的高速、準確的測試。系統(tǒng)具有硬件設備小巧、便攜,性能穩(wěn)定、可靠,故障隔離率高等優(yōu)點,適合于戰(zhàn)地級實時維修保障,是大型在線測試、功能測試平臺的有效補充,較好的解決了測試設備受制于人及戰(zhàn)時應急搶修等問題。</p><p><b>  自動測試系統(tǒng)實現(xiàn)</b></p><

7、p>  MERGE(組合) 測試模型的建立</p><p>  IEEE 1149.1標準明確的規(guī)范了邊界掃描構建原理及相應的測試方法。在故障診斷過程中,可利用VLSI芯片自帶的邊界掃描結構及相關測試指令[2],有效的實現(xiàn)對VLSI芯片引腳固定型、開路、橋接等故障類型的檢測。但待測試的數字電路模塊通常包括邊界掃描器件和非邊界掃描器件,本文提出的MERGE測試模型可通過已有的邊界掃描結構實現(xiàn)對非邊界掃描芯片的

8、測試,能夠拓展邊界掃描的測試范圍,提高TPS的故障覆蓋率。</p><p>  基于邊界掃描測試技術的基本原理,構建測試系統(tǒng)過程中創(chuàng)造性的提出了 MERGE 結構測試模型,基本思想如圖 1所示。</p><p>  圖 1邊界掃描MERGE測試示意圖</p><p>  其中,B部分為待測數字電路BUT,A部分為獨立于BUT外的邊界掃描擴展卡,該擴展卡可看作是一塊符

9、合IEEE 1149.1邊界掃描設計規(guī)范的數字電路。首先,集中將一個完整的數字電路BUT分為如下幾個部分:非邊界掃描芯片簇(U1),邊界掃描芯片簇(U2),混合芯片簇(U3)。在這里 簇 的概念即將多個器件統(tǒng)稱為一個 簇 ,簇的范圍可以根據具體電路規(guī)模來進行劃分,可以小到單獨的一個IC或UUT(Unit Under Test),也可大到一個完整的BUT(Board Under Test)。</p><p>  (

10、1) MERGE非邊界掃描芯片簇(U1):非邊界掃描芯片是整個BUT網絡中一個有序的子集,是具有特定功能的電路。在MERGE理念中,通過對非邊界掃描芯片簇建立單獨的功能模型,將其作為邊界掃描芯片間的一個中間級信號傳輸模型,MERGE到邊界掃描鏈路,結合EXTEST邊界掃描指令,通過Capture IR-- Shift IR-- Update IR-- Capture DR-- shift DR-- Update DR等相應操作,達到通過

11、邊界掃描鏈路實現(xiàn)對非邊界掃描簇測試的目的。</p><p>  (2) MERGE混合芯片簇(U3):混合芯片簇指既含有非邊界掃描芯片,又含有邊界掃描芯片的混合電路(還可以含有一些中間級的模擬電路)。MERGE的思路與(1)類似,模型的驗證可通過將一組確定的測試矢量集APPLY至MI(Model Input),經過確定的時間延遲,通過在MO(Model Output)將采集(sample)到的響應信號與寄存器中存

12、貯的期望值相比較的方法實現(xiàn)測試。</p><p>  (3) MERGE BSEC(Boundary Scan External Card),通過BSEC實現(xiàn)對BUT邊緣電路中非邊界掃描芯片簇或不含邊界掃描芯片的BUT進行邊界掃描測試。測試時,將待測BUT作為非邊界掃描簇或混合邊界掃描簇,而將BSEC當作邊界掃描芯片簇,通過MERGE方法,將BUT、接口電路、邊界掃描擴展卡電路虛擬成為一個含邊界掃描芯片的BUT,

13、具體實現(xiàn)與(1)、(2)類似。</p><p><b>  測試系統(tǒng)硬件設計</b></p><p>  為了減輕系統(tǒng)整機的重量,便于運輸及攜帶,本測試系統(tǒng)前端設備采用筆記本計算機作為主體來完成系統(tǒng)功能的實現(xiàn)和人機界面的交互[3],同時內配GPIB-USB模塊、JTAG-Control-PCI-USB控制器,分別控制可編程電源(Agilent 6600)及BS Int

14、erface Pod模塊。整個硬件設計的核心為BSEC(邊界掃描擴展卡)、JTAG-Control-PCI-USB控制器及BS Interface Pod模塊。其系統(tǒng)硬件框圖如圖 2所示。</p><p>  圖 2系統(tǒng)硬件設計框圖</p><p>  BSEC(邊界掃描擴展卡)</p><p>  MERGE邊界掃描擴展卡采用符合IEEE 1149.1邊界掃描標準

15、的可測試性設計方案,應用5片XILINX公司的XC95144芯片構建完整的從TDI至TDO的邊界掃描鏈路,其中掃描鏈路的上游電路及下游電路采用74ACQ244對信號進行緩沖及整形,以增強上游電路的扇出能力,同時整板的邊緣連接器采用了牢固可靠、抗腐蝕的歐式Eurocard結構形式的連接器,保證測試信號穩(wěn)定、可靠。原理圖如圖 3所示。</p><p>  圖 3 MERGE邊界掃描擴展卡原理框圖</p>

16、<p>  JTAG-Control-PCI-USB控制器</p><p>  JTAG-Control-PCI-USB控制器是測試系統(tǒng)筆記本記算機與被測試單元(BUT)進行信號控制的主要部件,實現(xiàn)工控機并行控制指令和數據向符合邊界掃描測試協(xié)議的串行指令和數據的轉換。電路采用DSP+CPLD的電路設計模式,DSP芯片采用TI公司的TMS320LF2407A,運行速度可高達40MIPS(25ns)、具有

17、至少544字的在片雙訪問存儲器DARAM、2K大小的在片單訪問存儲器SARAM,32K的片內程序存儲器FLASH;CPLD選用ALTERA公司的MAX7000S系列的EPM71285,其集成度為600~5000可用門、有32~256個宏單元和36~155個用戶自定義I/O引腳、其3.3V的I/O電平與DSP芯片端口電平兼容、并可通過符合工業(yè)標準的I/O引腳JTAG接口實現(xiàn)在線編程及調試。JTAG-Control-PCI-USB控制器是P

18、CI/IEEE 1149.1標準的主控單元,當與BS Interface Pod結合使用時,控制IEEE 1149.1標準自適應測試總線及與之相適應的離散信號。同時,該控制器還可控制施加到測試總線上負責JTAG-Control-PCI-</p><p>  BS Interface Pod模塊</p><p>  BS Interface Pod模塊,作為測試輸入/輸出信號傳輸的中間級模塊

19、,主要實現(xiàn)JTAG-Control-PCI-USB控制器與BUT之間測試通道的擴展和信號的同步與緩存。FPGA(Altera公司,EP20K160EBC365-1)是本電路設計的核心,其功能是將前級JTAG-Control-PCI-USB控制器發(fā)出的不同的控制信號轉換成UUT測試終端能夠識別的TAP控制信號,保證TDI、TCK、TMS、TRST準確施加到UUT的測試端,同時將采集到的TDO信號返回給測試前端控制模塊。74LVC125(B

20、uffer)則用來完成信號暫存,輸出級的74LVC125還可增強信號的扇出能力。整個BS Interface Pod模塊采用抗EMI(電磁干擾)屏蔽封裝,前面板預留4個20Pin的JTAG控制端口,另外設計了一個電源指示燈,用于上電確認。</p><p><b>  測試系統(tǒng)軟件設計</b></p><p>  系統(tǒng)軟件在Windows XP環(huán)境下采用Visual C

21、++6.0及National Instruments公司的LabWindows 6.0集成開發(fā)環(huán)境完成。Visual C++ 6.0能夠提供豐富的Windows程序開發(fā)功能,靈活性強、編程效率高;LabWindows 6.0提供了多種接口協(xié)議、豐富的控件及儀器驅動程序,其支持虛擬儀器技術的特性是其它開發(fā)環(huán)境無法比擬的,同時它提供了豐富的軟件包接口,為軟件開發(fā)提供了極大的方便[4]。</p><p>  軟件設計采

22、取了軟件模塊化及自頂向下的設計原則,首先根據MERGE原則劃分電路模塊,將測試程序分割成不同的測試模塊,其次采用宏的方式構建標準的測試模塊并優(yōu)化模塊接口,然后將其它待測模塊與該模塊接口進行有效鏈接,再分別進行編譯及調試,最后一起進行合并構建完整的測試體。在開發(fā)過程中,將該軟件分為若干模塊不但減少了軟件的工作量,而且對于函數的公共部分進行了類的封裝,提高了模塊的復用性[5],同時提高了軟件本身的可測試性。系統(tǒng)軟件流程如圖 4所示。<

23、/p><p>  圖 4 軟件工作流程圖</p><p><b>  測試優(yōu)化</b></p><p>  為減少ATE在故障診斷中誤判的概率,系統(tǒng)采用加權偽隨機向量關系生成、插入間隔刷新測試矢量優(yōu)化測試矢量和測試過程。</p><p>  (1) 加權偽隨機測試矢量生成:加權偽隨機測試矢量生成能夠利用較短的測試碼長度(即較

24、短的測試時間)達到較高的測試故障覆蓋率。為了縮短測試碼并改進故障覆蓋率,這種測試矢量生成方式可以調節(jié)在輸入端產生0或1的概率,有效檢測到難檢測的故障。在偽隨機測試碼中,每個輸入端產生0或1的概率為50%。</p><p>  (2) 插入式間隔刷新:由于數據線具有一定的電平保持特性,因此對于一組數據總線I/O而言,在BS-Cell處于讀狀態(tài)時(如處于Update狀態(tài)),Cell單元的Output Enable C

25、ontrol Cell處于有效狀態(tài),測試矢量通過BS-Cell施加至I/O數據總線,如果下一個時鐘節(jié)拍,BS-Cell處于寫狀態(tài)(如處于Capture狀態(tài)),由于數據線的電平保持特性,則有可能在此時間,BS-Cell所Capture回讀的數據為上一個時鐘節(jié)拍的Update數據,造成測試不穩(wěn)定。解決的辦法是在每一次讀狀態(tài)結束后,系統(tǒng)根據讀狀態(tài)的間隔時間,隨機產生一組與上一組測試矢量不同的數據,命名為*data,對I/O總線進行間隔刷新。&

26、lt;/p><p><b>  實驗結果及分析</b></p><p>  現(xiàn)以某新型雷達點跡處理數字電路為例進行系統(tǒng)功能驗證。整個電路采用DSP+FPGA的設計架構,其主要芯片包括:5片DSP(ADSP21060)、2片F(xiàn)PGA(Atlera Flex EPF10K系列)、8片雙口RAM(QFP封裝),其他E2PROM、HC244(SOP封裝)、HC245(SOP封裝)

27、等。電路設計復雜,芯片多,PCB布局布線密度大,采用ICT、功能測試TPS開發(fā)難度大。</p><p>  利用本邊界掃描自動測試系統(tǒng),結合MERGE方法,對上述電路板進行TPS開發(fā)實驗及故障診斷,測試結果如圖 5所示。</p><p>  圖 5 測試結果示意圖</p><p>  插入模擬故障(U8-6 stuck to 0),重新仿真:掃描鏈測試-- PASS

28、-- B-Scan器件簇測試-- PASS-- NB-Scan器件簇測試-- Failed (Report: Pin(s): U3-25, R26-2, U8-6, R26-1 possible stuck at low, the BS nodes is U31-21(R/W))。</p><p>  上述仿真結果表明,融合MERGE方法所構建的基于邊界掃描的板級自動測試系統(tǒng),自動化程度高,故障隔離準確有效。&l

29、t;/p><p><b>  結語</b></p><p>  邊界掃描技術可以實現(xiàn)對數字電路的高速測試,不但可以減少ICT測試高昂的夾具開發(fā)成本,縮短測試時間,還能夠滿足時延故障和芯片性能測試的要求。本文主要針對基于邊界掃描技術的測試系統(tǒng)實現(xiàn)難度大、故障覆蓋率低等問題,創(chuàng)造性的提出了MERGE法邊界掃描技術。通過對該方法的深入研究,構建了基于該技術的新型雷達數字電路便攜

30、式自動測試系統(tǒng)。經綜合評定該系統(tǒng)性能可靠,符合我軍新型雷達裝備維修保障的要求,具有良好的發(fā)展前景。目前該ATE正擔負著新型雷達裝備數字電路的維修保障任務,其整體設計思路對同類型故障診斷平臺的研發(fā)具有重要的借鑒價值和參考意義。</p><p>  許多商家銷售別家公司制造的產品時已獲得良好業(yè)績,現(xiàn)在轉而決定銷售自己制造的產品。據 AC Nielsen 的一項研究表明,2005 年美國專有商標產品占零售的 16%,比

31、去年同期上漲 7%。研究顯示,2005 年全球專有商標產品銷售增長了 5%,是制造商品牌產品增長率 2% 的兩倍以上。 毫無疑問,專有商標產品領域中商機無限。但當商家開始自行制造產品時,各種新問題也隨之而來。他們必須開發(fā)、設計產品及其包裝、尋找原料并制造或組裝產品;此外,還要查看產品是否已運達配銷中心并送達客戶。這需要創(chuàng)建和管理數量龐大的信息,特別是當產品或供應鏈復雜或涉及眾多數量的產品時。 產品生命周期管理 (PLM) 軟

32、件致力于在該領域提供幫助。據位于波士頓的 AMR Research 副總裁 Mike Burkett 講,大多數 PLM 應用程序提供以下五項功能:數據管理、協(xié)助產品設計、供應鏈管理、市場趨勢追蹤以及整體產品投資組合管理。 Parametric Technology Corp. (PTC) 是一家位于馬薩諸塞尼德姆的 PLM 解決方案提供商,該公司的解決方案營銷副總裁 Tom Sh</p><p>  早在

33、工作于DOS環(huán)境的ORCAD4.0,它就集成了電原理圖繪制、印制電路板設計、數字電路仿真、可編程邏輯器件設計等功能,而且它的介面友好且直觀,它的元器件庫也是所有EDA軟件中最豐富的,在世界上它一直是軟件中的首選。</p><p>  ORCAD公司在今年七月與CADENCE公司合并后,更成為世界上最強大的開發(fā)EDA軟件的公司,它的產品ORCAD世紀集成版工作于WINDOWS95與WINDOWSNT環(huán)境下,集成了電

34、原理圖繪制,印制電路板設計、模擬與數字電路混合仿真等功能,它的電路仿真的元器件庫更達到了8500個,收入了幾乎所有的通用型電子元器件模塊,它的強大功能導致了它的售價不菲,在北美地區(qū)它的世紀加強版就賣到了$7995(看清了是$而不是¥,我仿佛看到了比爾蓋茨流下的口水,一套ORCAD可是等于100套WINDOWS98啊),對ORCAD有興趣的讀者可以去訪問它的站點:或或PSPICE:PSPICE是較早出現(xiàn)的EDA軟件之一

35、,1985年就由MICROSIM公司推出,在電路仿真方面,它的功能可以說是最為強大,在國內被普遍使用,現(xiàn)在使用較多的是PSPICE6.2,工作于WINDOWS環(huán)境,占用硬盤空間20多M,整個軟件由原理圖編輯、電路仿真、激勵編輯、元器件庫編輯、波形圖等幾個部分組成,使用時是一個整體,但各個部分各有各的窗口。</p><p>  PSPICE發(fā)展至今,已被并入ORCAD,成為ORCAD-PSPICE,但PSPICE仍

36、然單獨銷售和使用,新推出的版本為PSPICE9.1,工作于WINDOWS95/98/NT平臺上,要求是奔騰以上CPU、32M內存、50M以上剩余硬盤空間、800X600以上顯示分辨率,是功能強大的模擬電路和數字電路混合仿真EDA軟件,它可以進行各種各樣的電路仿真、激勵建立、溫度與噪聲分析、模擬控制、波形輸出、數據輸出、并在同一個窗口內同時顯示模擬與數字的仿真結果,無論對哪種器件哪些電路進行仿真,包括IGBT、脈寬調制電路、模/數轉換、數

37、/模轉換等,都可以得到精確的仿真結果,對于庫中沒有的元器件模塊,還可以自已編輯。它在INTERNET上的網址與ORCAD公司一樣。</p><p>  ELECTRONICS WORKBENCH EDA(以下簡稱EWB):EWB軟件是交互圖像技術有限公司(INTERACTIVE IMAGE TECHNOLOGIES Ltd)在九十年代初推出的EDA軟件,但在國內開始使用卻是近幾年的事,現(xiàn)在普遍使用的是在WI

38、N95環(huán)境下工作的EWB5.0(在國內曾見過6.0的演示版,注:EWB5.0也可以在WINDOWS3.1環(huán)境下使用,但需安裝WING32工具),相對其它EDA軟件而言,它是個較小巧的軟件,只有16M,功能也比較單一,就是進行模擬電路和數字電路的混合仿真,但你絕對不可小瞧它,它的仿真功能十分強大,可以幾乎100%地仿真出真實電路的結果,而且它在桌面上提供了萬用表、示波器、信號發(fā)生器、掃頻儀、邏輯分析儀、數字信號發(fā)生器、邏輯轉換器等工具,它

39、的器件庫中則包含了許多大公司的晶體管元器件、集成電路和數字門電路芯片,器件庫中沒有的元器件,還可以由外部模塊導入,在眾多的電路仿真軟件中,EWB是最容易上手的,它的工作界面非常直觀,原理圖和各種工具都在同一個窗口內,未接觸過它的人稍加學習就可以很熟練地使用該軟件,對于電子設計工作者來說,它是個極好的E</p><p>  EWB的兼容性也較好,其文件格式可以導出成能被ORCAD或PROTEL讀取的格式,該軟件只有

40、英文版,在中文版的WINDOWS98下它的一些圖標會偏移兩個位置(在WINDOWS95下正常),但不影響它的使用,它是筆者最喜歡的EDA軟件之一。由于EWB的容量小,而且直接拷貝到別的機子上就可以使用,因此在盜版橫行的國內它正以極快的速度在電子行業(yè)普及。WINBOARD、WINDRAFT和IVEX-SPICE:WINDRAFT和WINBOARD是IVEX公司于1994年推出的電原理圖繪制與印制電路板設計軟件,由于它推出的時間較

41、晚,因此一開始就是工作在WINDOWS平臺上,它的文件很小,WINDRAFT和WINBOARD 的安裝盤都是2張軟盤,其中WINDRAFT是用于電原理圖繪制,WINBOARD用于印制電路板設計,其介面都直觀友好,可以很快就學會操作,但它們的功能并不大,WINBOARD設計印制電路板時也只能手工布線,但由于它們的易學易用性,仍有部分電子設計工作者使用它。</p><p>  IVEX公司在其后也不斷地升級它的軟件,

42、在上個月30日(99年11月30日)將WINDRAFT升級到了WINDRAFT3.03版,并推出了IVEX-SPICEβ測試版,WINDRAFT3.03仍是個小巧的軟件,只有不到5M,IVEX-SPICE則有22M,是個電路仿真軟件,工作在WINDOWS95/98/NT平臺上,要求在P-166的8M內存下,軟件環(huán)境則要求在WINDRAFT3.03版本以上,而對于WINBOARD軟件IVEX公司試乎放棄了努力,筆者見到的最后版本是WINB

43、OARD2.03版。對IVEX公司有興趣或想下載IVEX-SPICE測試版的讀者可訪問這個站點:VISIO :很多人會認為VISIO不是一個EDA軟件,但筆者多年來所有的單片機程序流程圖和電路測試流程圖以及工藝流程圖就是用它制作的,因此認為它也算是半個EDA軟件,VISIO是VISIO公司在91年推出的用于制作圖表的軟件,在早期它主要用作商業(yè)圖表制作,后來隨著版本的不斷提高,新增了許多功能,在VISIO4.0時已是個

44、多功能的流程圖制作軟件,進入國內后很受軟件工作者的歡迎,現(xiàn)在國內普遍使用的是工作</p><p>  VISIO公司新近推出了VISIO2000,它分為標準版,技術版,專業(yè)版和企業(yè)版,VISIO2000被宣稱為是世界上最快捷、最容易使用的流程圖軟件,并比以前的版本增加了更多的功能。VISIO只有英文版,但由于它的直觀界面,即使英文不好的人也可以較快學會使用它,有興趣的讀者可以訪問一下它的站點:

45、2000:這是一個純國產的EDA軟件,主要應用于電子線路圖、印制電路板和電氣工程圖的計算機輔助自動化設計。整個設計系統(tǒng)約60M容量,具有完整的繪圖、輸出、建庫、自動化布局布線、設計優(yōu)化、標準化等功能。筆者試用了一下,覺得它即選即得的元件出庫,比其他EDA快捷許多。該軟件由廈門超倫軟件公司開發(fā)推出,您可以得到無拷貝功能的演示版,有興趣的讀者可以訪問一下它的站點:分會(簡稱IC-CAD)、陜西集成電路行業(yè)協(xié)會和西安集成電路產業(yè)發(fā)展

46、中心共同承辦的“中國集成電路產業(yè)新十年發(fā)展論壇暨中國半導體行業(yè)協(xié)會集成電路分會’2005年會”在古城西安國際會議中心隆重召開。來自國家信息產業(yè)部、科技部、中國半導體行業(yè)協(xié)會、陜西省信息產業(yè)廳、陜西省科學技術廳、西安市政府等部門的相關領導、知名專家</p><p>  具體設計包括硬件設計和軟件設計。硬件設計主要是根據性能參數要求對各功能模塊所需要使用的元器件進行選擇和組合,其選擇的基本原則就是市場上可以購買到的性

47、價比最高的通用元器件。必要時,須分別對各個沒有把握的部分進行搭試、功能檢驗和性能測試,從模塊到系統(tǒng)找到相對優(yōu)化的方案,畫出電路原理圖。硬件設計的關鍵一步就是利用印制板(PCB)計算機輔助設計(CAD)軟件對系統(tǒng)的元器件進行布局和布線,接著是印制板加工、裝配和硬件調試。</p><p>  工作量最大的部分是軟件設計。軟件設計貫穿整個系統(tǒng)的設計過程,主要包括任務分析、資源分配、模塊劃分、流程設計和細化、編碼調試等

48、。軟件設計的工作量主要集中在程序調試,所以軟件調試工具就是關鍵。最常用和最有效的工具是在線仿真器(ICE)。</p><p>  2. 第2:以EDA工具軟件和EOS為開發(fā)平臺的設計方法。 隨著微電子工藝技術的發(fā)展,各種通用的可編程半定制邏輯器件應運而生。在硬件設計時,設計師可以利用這些半定制器件,逐步把原先要通過印制板線路互連的若干標準邏輯器件自制成專用集成電路(ASIC</p><

49、p>  )使用,這樣,就把印制板布局和布線的復雜性轉換成半定制器件內配置的復雜性。然而,半定制器件的設計并不需要設計人員有半導體工藝和片內集成電路布局和布線的知識和經驗。隨著半定制器件的規(guī)模越來越大,可集成的器件越來越多,使印制板上互連器件的線路、裝配和調試費用越來越少,不僅大大減少了印制板的面積和接插件的數量,降低了系統(tǒng)綜合成本,增加了可編程應用的靈活性,更重要的是降低了系統(tǒng)功耗,提高了系統(tǒng)工作速度,大大提高了系統(tǒng)的可靠性和安全

50、性。</p><p>  這樣,硬件設計人員從過去選擇和使用標準通用集成電路器件,逐步轉向自己設計和制作部分專用的集成電路器件,而這些技術是由各種EDA工具軟件提供支持的。</p><p>  半定制邏輯器件經歷了可編程邏輯陣列PLA、可編程陣列邏輯PAL、通用陣列邏輯GAL、復雜可編程邏輯器件CPLD和現(xiàn)場可編程門陣列FPGA的發(fā)展過程。其趨勢是集成度和速度不斷提高,功能不斷增強,結

51、構趨于更合理,使用變得更靈活和方便。</p><p>  設計人員可以利用各種EDA工具和標準的CPLD和FPGA等,設計和自制用戶專用的大規(guī)模集成電路。然后再通過自下而上的設計方法,把用半定制器件設計自制的集成電路、可編程外圍器件、所選擇的ASIC與微處理器或微控制器在印制板上布局、布線構成系統(tǒng)。 3. 第3層次:以IP內核庫為設計基礎,用軟硬件協(xié)同設計技術的設計方法。</p><p

52、>  20世紀90年代后,進一步開始了從 集成電路 級設計不斷轉向 集成系統(tǒng) 級設計。目前已進入單片系統(tǒng)SOC(System o-n a chip)設計階段,并開始進入實用階段。這種設計方法不是把系統(tǒng)所需要用到的所有集成電路簡單地二次集成到1個芯片上,如果這樣實現(xiàn)單片系統(tǒng),是不可能達到單片系統(tǒng)所要求的高密度、高速度、高性能、小體積、低電壓、低功耗等指標的,特別是低功耗要求。單片系統(tǒng)設計要從整個系統(tǒng)性能要求出發(fā),把微處理器、模型算法

53、、芯片結構、外圍器件各層次電路直至器件的設計緊密結合起來,并通過建立在全新理念上的系統(tǒng)軟件和硬件的協(xié)同設計,在單個芯片上完成整個系統(tǒng)的功能。有時也可能把系統(tǒng)做在幾個芯片上。因為,實際上并不是所有的系統(tǒng)都能在一個芯片上實現(xiàn)的;還可能因為實現(xiàn)某種單片系統(tǒng)的工藝成本太高,以至于失去商業(yè)價值。目前,進入實用的單片系統(tǒng)還屬簡單的單片系統(tǒng),如智能IC卡等。但幾個著名的半導體廠商正在緊鑼密鼓地研制和開發(fā)像單片PC這樣的復雜單片系統(tǒng)。</p&g

54、t;<p>  單片系統(tǒng)的設計如果從零開始,這既不現(xiàn)實也無必要。因為除了設計不成熟、未經過時間考驗,其系統(tǒng)性能和質量得不到保證外,還會因為設計周期太長而失去商業(yè)價值。</p><p>  為了加快單片系統(tǒng)設計周期和提高系統(tǒng)的可靠性,目前最有效的一個途徑就是通過授權,使用成熟優(yōu)化的IP內核模塊來進行設計集成和二次開發(fā),利用膠粘邏輯技術GLT(Glue Logic Technology),把這些IP內

55、核模塊嵌入到SOC中。IP內核模塊是單片系統(tǒng)設計的基礎,究竟購買哪一級IP內核模塊,要根據現(xiàn)有基礎、時間、資金和其他條件權衡確定。購買硬IP內核模塊風險最小,但付出最大,這是必然的。但總的來說,通過購買IP內核模塊不僅可以降低開發(fā)風險,還能節(jié)省開發(fā)費用,因為一般購買IP內核模塊的費用要低于自己單獨設計和驗證的費用。當然,并不是所需要的IP內核模塊都可以從市場上買得到。為了壟斷市場,有一些公司開發(fā)出來的關鍵IP內核模塊(至少暫時)是不愿意

56、授權轉讓使用的。像這樣的IP內核模塊就不得不自己組織力量來開發(fā)。</p><p>  這3個層次各有各的應用范圍。從應用開發(fā)角度看,在相當長的一段時間內,都是采用前2種方法。第3層次設計方法對一般具體應用人員來說,只能用來設計簡單的單片系統(tǒng)。而復雜的單片系統(tǒng)則是某些大的半導體廠商才能設計和實現(xiàn)的,并且用這種方法實現(xiàn)的單片系統(tǒng),只可能是那些廣泛使用、具有一定規(guī)模的應用系統(tǒng)才值得投入研制。還有些應用系統(tǒng),因為技術問

57、題或商業(yè)價值問題并不適宜用單片實現(xiàn)。當它們以商品形式推出相應單片系統(tǒng)后,應用人員只要會選用即可。所以,3個層次的設計方法會并存,并不會簡單地用后者取代前者。 初級應用設計人員會以第1種方法為主;富有經驗的設計人員會以第2種方法為主;很專業(yè)的設計人員會用第3種方法進行簡單單片系統(tǒng)的設計和應用。但所有的設計人員都可以應用半導體大廠商推出的用第3種方法設計的專用單片系統(tǒng)。</p><p>  結束語 目前,在我國3

58、個層次的設計分別呈 面 、 線 、 點 的狀態(tài)。習慣于第1層次設計方法的電子信息系統(tǒng)設計人員需要逐步向第2層次過渡和發(fā)展;第2層次設計方法要由 線 逐步發(fā)展成 面 第3層次設計方法需要國家有關部門根據IT發(fā)展戰(zhàn)略和規(guī)劃,組織各方面力量攻關、協(xié)調發(fā)展。第3層次設計方法要由 點 逐步發(fā)展成 線 。設計中,布線是完成產品設計的重要步驟,可以說前面的準備工作都是為它而做的,在整個中,以布線的設計過程限定最高,技巧最細、工作量最大。布線有

59、單面布線、雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前,可以用交互式預先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應避免相鄰平行,以免產生反射干擾。必要時應加地線隔離,兩相鄰層的布線要互相垂直,平行容易產生寄生耦合。本文引用地址: 自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預先設定, 包括走線的彎曲次數、導通孔的數目、步進的數目等。一般先進行探索式布經線,快速地把短線連通,然后進行迷

60、宮式布線,先把要布的連線進行全局的布線路徑優(yōu)化,它可以根據需要斷開已布的線。 并試著重新再布線</p><p>  送走2006年,迎來2007年,在除舊迎新的日子裡,神舟電腦以銳不可當的氣勢,連連推出新品。兩款酷睿液晶一體電腦和三款新禧新品已經讓消費者目不暇接,如今又給節(jié)能靜音新瑞系列電腦再添新成員。新瑞S500T,采用酷睿雙核處理器T2050,1G內存,120G SATA硬盤,128M G7300GT DDR

61、3獨顯,配19寸寬屏液晶,新品上市價格僅5999!超強的配置將給消費者帶來無與倫比的應用體驗! 酷睿雙核1.6G處理器T2050,性能超強 新瑞S500T采用Intel酷睿雙核處理器T2050,主頻1.60GHz,具備2M二級緩存,533MHz前端總線,采用目前最先進的65納米工藝制造,雙核心處理器能夠讓用戶在進行多任務工作時,在多個任務之間輕松進行切換,並都能夠獲得如同單任務一般的高性能!多媒體方面,Intel數字媒體加

62、速技術再次加強瞭浮點運算能力,為用戶在使用CAD軟件、3D建模、視頻及音頻編輯及運行遊戲時帶來更高的性能。 1G DDR2內存,120G SATA硬盤,海量存儲 在存儲系統(tǒng)方面,新瑞S500T的配置絕對醒目。1G DDR2 高速內存,120G S</p><p>  網絡應用對於各行各業(yè)的影響可謂日新月異,先是不少企業(yè)在辦公室內設立文件服務器,在局域網內提供文件或數據資料的備份與共享,以提升辦公效率

63、。但隨著傢庭及中小企業(yè)對存儲的要求越來越高,普通的文件服務器已經不能負荷新時期的繁重任務,用戶需要更高效便捷的網絡存儲產品。於是又有瞭“NAS”,即Network-attached storage。NAS產品雖然性能卓越,但存在體積龐大、價格高昂和操作不便等問題……既然普通的文件服務器和高端的NAS,都無法真正解決“小客戶”的問題,那麼有沒有一種完美的解決方案呢? 技術的進步永無止境,由世界最大的電腦周邊設備綜合制造商BUFFA

64、LO公司推出的LinkStation高速網絡硬盤HD-HLAN恰好完美地解決瞭這些問題, LinkStation是一款適合傢庭與中小企業(yè)環(huán)境使用,用於取代單純的文件服務器與打印機分享的網絡儲存器。簡單的安裝和維護,豐富的功能以及小巧精致的外形使得這款網絡器成為瞭傢庭和小型辦公網絡用於文件共享和存儲的“必備品”。你或許還在懷疑它的實力,不過LinkStation卻能以強大的功能及極其廣闊的應用范圍來誘惑你: 分享</p&

65、gt;<p>  這是過去直至現(xiàn)在我國單片機應用人員一直沿用的方法,其步驟是先抽象後具體。 抽象設計主要是根據應用要實現(xiàn)的功能要求,對系統(tǒng)功能細化,分成若幹功能模塊,畫出系統(tǒng)功能框圖,再對功能模塊進行硬件和軟件功能實現(xiàn)的分配。</p><p>  具體設計包括硬件設計和軟件設計。硬件設計主要是根據性能參數要求對各功能模塊所需要使用的元器件進行選擇和組合,其選擇的基本原則就是市場上可以購買到的性

66、價比最高的通用元器件。必要時,須分別對各個沒有把握的部分進行搭試、功能檢驗和性能測試,從模塊到系統(tǒng)找到相對優(yōu)化的方案,畫出電路原理圖。硬件設計的關鍵一步就是利用印制板(PCB)計算機輔助設計(CAD)軟件對系統(tǒng)的元器件進行佈局和佈線,接著是印制板加工、裝配和硬件調試。</p><p>  工作量最大的部分是軟件設計。軟件設計貫穿整個系統(tǒng)的設計過程,主要包括任務分析、資源分配、模塊劃分、流程設計和細化、編碼調試等

67、。軟件設計的工作量主要集中在程序調試,所以軟件調試工具就是關鍵。最常用和最有效的工具是在線仿真器(ICE)。</p><p>  2. 第2:以EDA工具軟件和EOS為開發(fā)平臺的設計方法。</p><p>  隨著微電子工藝技術的發(fā)展,各種通用的可編程半定制邏輯器件應運而生。在硬件設計時,設計師可以利用這些半定制器件,逐步把原先要通過印制板線路互連的若幹標準邏輯器件自制成專用集成電路(A

68、SIC</p><p>  )使用,這樣,就把印制板佈局和佈線的復雜性轉換成半定制器件內配置的復雜性。然而,半定制器件的設計並不需要設計人員有半導體工藝和片內集成電路佈局和佈線的知識和經驗。隨著半定制器件的規(guī)模越來越大,可集成的器件越來越多,使印制板上互連器件的線路、裝配和調試費用越來越少,不僅大大減少瞭印制板的面積和接插件的數量,降低瞭系統(tǒng)綜合成本,增加瞭可編程應用的靈活性,更重要的是降低瞭系統(tǒng)功耗,提高瞭系

69、統(tǒng)工作速度,大大提高瞭系統(tǒng)的可靠性和安全性。</p><p>  這樣,硬件設計人員從過去選擇和使用標準通用集成電路器件,逐步轉向自己設計和制作部分專用的集成電路器件,而這些技術是由各種EDA工具軟件提供支持的。</p><p>  半定制邏輯器件經歷瞭可編程邏輯陣列PLA、可編程陣列邏輯PAL、通用陣列邏輯GAL、復雜可編程邏輯器件CPLD和現(xiàn)場可編程門陣列FPGA的發(fā)展過程。其趨勢

70、是集成度和速度不斷提高,功能不斷增強,結構趨於更合理,使用變得更靈活和方便。</p><p>  設計人員可以利用各種EDA工具和標準的CPLD和FPGA等,設計和自制用戶專用的大規(guī)模集成電路。然後再通過自下而上的設計方法,把用半定制器件設計自制的集成電路、可編程外圍器件、所選擇的ASIC與微處理器或微控制器在印制板上佈局、佈線構成系統(tǒng)。 3. 第3層次:以IP內核庫為設計基礎,用軟硬件協(xié)同設計技術的設計方

71、法。</p><p>  20世紀90年代後,進一步開始瞭從 集成電路 級設計不斷轉向 集成系統(tǒng) 級設計。目前已進入單片系統(tǒng)SOC(System o-n a chip)設計階段,並開始進入實用階段。這種設計方法不是把系統(tǒng)所需要用到的所有集成電路簡單地二次集成到1個芯片上,如果這樣實現(xiàn)單片系統(tǒng),是不可能達到單片系統(tǒng)所要求的高密度、高速度、高性能、小體積、低電壓、低功耗等指標的,特別是低功耗要求。</p>

72、;<p>  單片系統(tǒng)設計要從整個系統(tǒng)性能要求出發(fā),把微處理器、模型算法、芯片結構、外圍器件各層次電路直至器件的設計緊密結合起來,並通過建立在全新理念上的系統(tǒng)軟件和硬件的協(xié)同設計,在單個芯片上完成整個系統(tǒng)的功能。有時也可能把系統(tǒng)做在幾個芯片上。因為,實際上並不是所有的系統(tǒng)都能在一個芯片上實現(xiàn)的;還可能因為實現(xiàn)某種單片系統(tǒng)的工藝成本太高,以至於失去商業(yè)價值。目前,進入實用的單片系統(tǒng)還屬簡單的單片系統(tǒng),如智能IC卡等。但幾個著

73、名的半導體廠商正在緊鑼密鼓地研制和開發(fā)像單片PC這樣的復雜單片系統(tǒng)。</p><p>  單片系統(tǒng)的設計如果從零開始,這既不現(xiàn)實也無必要。因為除瞭設計不成熟、未經過時間考驗,其系統(tǒng)性能和質量得不到保證外,還會因為設計周期太長而失去商業(yè)價值。</p><p>  為瞭加快單片系統(tǒng)設計周期和提高系統(tǒng)的可靠性,目前最有效的一個途徑就是通過授權,使用成熟優(yōu)化的IP內核模塊來進行設計集成和二次開發(fā)

74、,利用膠粘邏輯技術GLT(Glue Logic Technology),把這些IP內核模塊嵌入到SOC中。IP內核模塊是單片系統(tǒng)設計的基礎,究竟購買哪一級IP內核模塊,要根據現(xiàn)有基礎、時間、資金和其他條件權衡確定。購買硬IP內核模塊風險最小,但付出最大,這是必然的。但總的來說,通過購買IP內核模塊不僅可以降低開發(fā)風險,還能節(jié)省開發(fā)費用,因為一般購買IP內核模塊的費用要低於自己單獨設計和驗證的費用。當然,並不是所需要的IP內核模塊都可以從

75、市場上買得到。為瞭壟斷市場,有一些公司開發(fā)出來的關鍵IP內核模塊(至少暫時)是不願意授權轉讓使用的。像這樣的IP內核模塊就不得不自己組織力量來開發(fā)。</p><p>  這3個層次各有各的應用范圍。從應用開發(fā)角度看,在相當長的一段時間內,都是采用前2種方法。第3層次設計方法對一般具體應用人員來說,隻能用來設計簡單的單片系統(tǒng)。而復雜的單片系統(tǒng)則是某些大的半導體廠商才能設計和實現(xiàn)的,並且用這種方法實現(xiàn)的單片系統(tǒng),隻

76、可能是那些廣泛使用、具有一定規(guī)模的應用系統(tǒng)才值得投入研制。還有些應用系統(tǒng),因為技術問題或商業(yè)價值問題並不適宜用單片實現(xiàn)。當它們以商品形式推出相應單片系統(tǒng)後,應用人員隻要會選用即可。</p><p>  所以,3個層次的設計方法會並存,並不會簡單地用後者取代前者。 初級應用設計人員會以第1種方法為主;富有經驗的設計人員會以第2種方法為主;很專業(yè)的設計人員會用第3種方法進行簡單單片系統(tǒng)的設計和應用。但所有的設計人員都

77、可以應用半導體大廠商推出的用第3種方法設計的專用單片系統(tǒng)。</p><p>  結束語 目前,在我國3個層次的設計分別呈 面 、 線 、 點 的狀態(tài)。習慣於第1層次設計方法的電子信息系統(tǒng)設計人員需要逐步向第2層次過渡和發(fā)展;第2層次設計方法要由 線 逐步發(fā)展成 面 第3層次設計方法需要國傢有關部門根據IT發(fā)展戰(zhàn)略和規(guī)劃,組織各方面力量攻關、協(xié)調發(fā)展。第3層次設計方法要由 點 逐步發(fā)展成 線 。 分會

78、(簡稱IC-CAD)、陜西集成電路行業(yè)協(xié)會和西安集成電路產業(yè)發(fā)展中心共同承辦的“中國集成電路產業(yè)新十年發(fā)展論壇暨中國半導體行業(yè)協(xié)會集成電路分會’2005年會”在古城西安國際會議中心隆重召開。來自國傢信息產業(yè)部、科技部、中國半導體行業(yè)協(xié)會、陜西省信息產業(yè)廳、陜西省科學技術廳、西安市政府等部門的相關領導、知名專傢和著名企業(yè)界代表共500餘人參加瞭此次盛會。 大會在中國半導體行業(yè)協(xié)會集成電路設計分會副理事長、大唐電信(集團)有限公司技

79、術總監(jiān)魏少軍教授的主持下隆重開幕。中國半導體行業(yè)協(xié)會理事長俞忠鈺、西安市人民政府副市長朱智生為大會致歡迎詞。信息產業(yè)部電子產品管理司丁文武副司長專程從北京趕來祝賀大會召開並講話。出席此次年會的政府領導還有:半導體行業(yè)協(xié)會秘書長</p><p>  早在工作於DOS環(huán)境的ORCAD4.0,它就集成瞭電原理圖繪制、印制電路板設計、數字電路仿真、可編程邏輯器件設計等功能,而且它的介面友好且直觀,它的元器件庫也是所有ED

80、A軟件中最豐富的,在世界上它一直是軟件中的首選。</p><p>  ORCAD公司在今年七月與CADENCE公司合並後,更成為世界上最強大的開發(fā)EDA軟件的公司,它的產品ORCAD世紀集成版工作於WINDOWS95與WINDOWSNT環(huán)境下,集成瞭電原理圖繪制,印制電路板設計、模擬與數字電路混合仿真等功能,它的電路仿真的元器件庫更達到瞭8500個,收入瞭幾乎所有的通用型電子元器件模塊,它的強大功能導致瞭它的售價

81、不菲,在北美地區(qū)它的世紀加強版就賣到瞭$7995(看清瞭是$而不是¥,我仿佛看到瞭比爾蓋茨流下的口水,一套ORCAD可是等於100套WINDOWS98?。瑢RCAD有興趣的讀者可以去訪問它的站點:或或PSPICE:PSPICE是較早出現(xiàn)的EDA軟件之一,1985年就由MICROSIM公司推出,在電路仿真方面,它的功能可以說是最為強大,在國內被普遍使用,現(xiàn)在使用較多的是PSPICE6.2,工作於WINDOWS環(huán)境,

82、占用硬盤空間20多M,整個軟件由原理圖編輯、電路仿真、激勵編輯、元器件庫編輯、波形圖等幾個部分組成,使用時是一個整體,但各個部分各有各的窗口。PSPICE發(fā)展至今,已被並入ORCAD,成為ORCAD-PSPICE,</p><p>  EWB的兼容性也較好,其文件格式可以導出成能被ORCAD或PROTEL讀取的格式,該軟件隻有英文版,在中文版的WINDOWS98下它的一些圖標會偏移兩個位置(在WINDOWS95下

83、正常),但不影響它的使用,它是筆者最喜歡的EDA軟件之一。</p><p>  由於EWB的容量小,而且直接拷貝到別的機子上就可以使用,因此在盜版橫行的國內它正以極快的速度在電子行業(yè)普及。WINBOARD、WINDRAFT和IVEX-SPICE:WINDRAFT和WINBOARD是IVEX公司於1994年推出的電原理圖繪制與印制電路板設計軟件,由於它推出的時間較晚,因此一開始就是工作在WINDOWS平臺

84、上,它的文件很小,WINDRAFT和WINBOARD 的安裝盤都是2張軟盤,其中WINDRAFT是用於電原理圖繪制,WINBOARD用於印制電路板設計,其介面都直觀友好,可以很快就學會操作,但它們的功能並不大,WINBOARD設計印制電路板時也隻能手工佈線,但由於它們的易學易用性,仍有部分電子設計工作者使用它。</p><p>  IVEX公司在其後也不斷地升級它的軟件,在上個月30日(99年11月30日)將WI

85、NDRAFT升級到瞭WINDRAFT3.03版,並推出瞭IVEX-SPICEβ測試版,WINDRAFT3.03仍是個小巧的軟件,隻有不到5M,IVEX-SPICE則有22M,是個電路仿真軟件,工作在WINDOWS95/98/NT平臺上,要求在P-166的8M內存下,軟件環(huán)境則要求在WINDRAFT3.03版本以上,而對於WINBOARD軟件IVEX公司試乎放棄瞭努力,筆者見到的最後版本是WINBOARD2.03版。對IVEX公司有興趣或

86、想下載IVEX-SPICE測試版的讀者可訪問這個站點:VISIO :很多人會認為VISIO不是一個EDA軟件,但筆者多年來所有的單片機程序流程圖和電路測試流程圖以及工藝流程圖就是用它制作的,因此認為它也算是半個EDA軟件,VISIO是VISIO公司在91年推出的用於制作圖表的軟件,在早期它主要用作商業(yè)圖表制作,後來隨著版本的不斷提高,新增瞭許多功能,在VISIO4.0時已是個多功能的流程圖制作軟件,進入國內後很受軟件

87、工作者的歡迎,現(xiàn)在國內普遍使用的是工作</p><p>  VISIO公司新近推出瞭VISIO2000,它分為標準版,技術版,專業(yè)版和企業(yè)版,VISIO2000被宣稱為是世界上最快捷、最容易使用的流程圖軟件,並比以前的版本增加瞭更多的功能。VISIO隻有英文版,但由於它的直觀界面,即使英文不好的人也可以較快學會使用它,有興趣的讀者可以訪問一下它的站點:2000:這是一個純國產的EDA軟件,主要

88、應用於電子線路圖、印制電路板和電氣工程圖的計算機輔助自動化設計。整個設計系統(tǒng)約60M容量,具有完整的繪圖、輸出、建庫、自動化佈局佈線、設計優(yōu)化、標準化等功能。筆者試用瞭一下,覺得它即選即得的元件出庫,比其他EDA快捷許多。該軟件由廈門超倫軟件公司開發(fā)推出,您可以得到無拷貝功能的演示版,有興趣的讀者可以訪問一下它的站點: Angel Mehta:在您曾工作過的所有公司中,在塑造您成為一個 CEO 方面,您認為影響最大的是哪傢公司?

89、 Jay Fulcher:我認為有三傢:Management Science America (MSA)、SAP 以及 PeopleSoft。在當時,也許 MSA 是最好的軟件營銷公司,而我最開始從事的工</p><p>  逐漸推行部署,直至獲得成功。Karsten Manufacturing Co. 對旗下的高爾夫裝備品牌 Ping 實施了 PLM 數據倉庫應用程序,主管工程/業(yè)務經理 Dan Shoenha

90、ir 說。該公司在啟用工作流程管理應用程序之前便讓員工開始使用它。Shoenhair 和他的同事們總共花了 18 個月的時間來實施 PLM,讓人們逐漸熟悉該系統(tǒng)。</p><p>  許多商傢銷售別傢公司制造的產品時已獲得良好業(yè)績,現(xiàn)在轉而決定銷售自己制造的產品。據 AC Nielsen 的一項研究表明,2005 年美國專有商標產品占零售的 16%,比去年同期上漲 7%。研究顯示,2005 年全球專有商標產

91、品銷售增長瞭 5%,是制造商品牌產品增長率 2% 的兩倍以上。 毫無疑問,專有商標產品領域中商機無限。但當商傢開始自行制造產品時,各種新問題也隨之而來。他們必須開發(fā)、設計產品及其包裝、尋找原料並制造或組裝產品;此外,還要查看產品是否已運達配銷中心並送達客戶。這需要創(chuàng)建和管理數量龐大的信息,特別是當產品或供應鏈復雜或涉及眾多數量的產品時。 產品生命周期管理 (PLM) 軟件致力於在該領域提供幫助。據位於波士頓的 AMR Res

92、earch 副總裁 Mike Burkett 講,大多數 PLM 應用程序提供以下五項功能:數據管理、協(xié)助產品設計、供應鏈管理、市場趨勢追蹤以及整體產品投資組合管理。 Parametric Technology Corp. (PTC) 是一傢位於馬薩諸塞尼德姆的 PLM 解決方案提供商,該公司的解決方案營銷副總裁 Tom Sh</p><p>  維修保障為背景,提出瞭 (組合) 測試模型的建立方法,基於此

93、方法,設計瞭完善的便攜式,解決瞭ICT測試、功能測試及傳統(tǒng)測試TPS開發(fā)成本高,技術難度大,故障覆蓋率低的缺陷。該測試系統(tǒng)現(xiàn)已成功擔負新型雷達裝備的維修保障任務,應用表明,系統(tǒng)具有設計合理,性能穩(wěn)定、可靠,故障隔離準確等優(yōu)點。 </p><p>  關鍵詞:;;數字電路;;; </p><p><b>  引言 </b></p><p><

94、;b>  本文引用地址: </b></p><p>  雷達,作為一種重要的軍事武器裝備,在軍事上將其形象的比喻成作戰(zhàn)指揮員的 眼睛 ,在維護國傢安全及領土完整中發(fā)揮著舉足輕重的作用。但隨著數字電路設計及制造技術的發(fā)展,特別是CAD設計軟件的進步及完善,單一的測試方法如ICT(In-Circuit Test)測試、功能測試等已無法滿足新型雷達數字電路測試及的要求,邊界掃描[1]測試將成為今後雷達

95、裝備數字電路發(fā)展的主流技術。 </p><p>  基於對ICT測試、功能測試局限性的深入探討,以及對邊界掃描測試技術的研究與實踐,本文提出瞭 (組合) 邊界掃描測試模型的建立方法,並基於此方法,構建瞭數字電路便攜式,實現(xiàn)瞭對新型雷達數字電路的高速、準確的測試。系統(tǒng)具有硬件設備小巧、便攜,性能穩(wěn)定、可靠,故障隔離率高等優(yōu)點,適合於戰(zhàn)地級實時維修保障,是大型在線測試、功能測試平臺的有效補充,較好的解決瞭測試設備受制

96、於人及戰(zhàn)時應急搶修等問題。 </p><p><b>  自動測試系統(tǒng)實現(xiàn) </b></p><p>  MERGE(組合) 測試模型的建立 </p><p>  IEEE 1149.1標準明確的規(guī)范瞭邊界掃描構建原理及相應的測試方法。在故障診斷過程中,可利用VLSI芯片自帶的邊界掃描結構及相關測試指令[2],有效的實現(xiàn)對VLSI芯片引腳固定型

97、、開路、橋接等故障類型的檢測。但待測試的數字電路模塊通常包括邊界掃描器件和非邊界掃描器件,本文提出的MERGE測試模型可通過已有的邊界掃描結構實現(xiàn)對非邊界掃描芯片的測試,能夠拓展邊界掃描的測試范圍,提高TPS的故障覆蓋率。 </p><p>  基於邊界掃描測試技術的基本原理,構建測試系統(tǒng)過程中創(chuàng)造性的提出瞭 MERGE 結構測試模型,基本思想如圖 1所示。 </p><p>  圖 1邊

98、界掃描MERGE測試示意圖 </p><p>  其中,B部分為待測數字電路BUT,A部分為獨立於BUT外的邊界掃描擴展卡,該擴展卡可看作是一塊符合IEEE 1149.1邊界掃描設計規(guī)范的數字電路。首先,集中將一個完整的數字電路BUT分為如下幾個部分:非邊界掃描芯片簇(U1),邊界掃描芯片簇(U2),混合芯片簇(U3)。在這裡 簇 的概念即將多個器件統(tǒng)稱為一個 簇 ,簇的范圍可以根據具體電路規(guī)模來進行劃分,可以小

99、到單獨的一個IC或UUT(Unit Under Test),也可大到一個完整的BUT(Board Under Test)。 </p><p>  (1) MERGE非邊界掃描芯片簇(U1):非邊界掃描芯片是整個BUT網絡中一個有序的子集,是具有特定功能的電路。在MERGE理念中,通過對非邊界掃描芯片簇建立單獨的功能模型,將其作為邊界掃描芯片間的一個中間級信號傳輸模型,MERGE到邊界掃描鏈路,結合EXTEST邊界

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論