2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩22頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p><b>  目 錄</b></p><p>  課程設(shè)計(jì)(論文)任務(wù)書(shū)…….……………………………………………………….…..…… I</p><p>  課程設(shè)計(jì)(論文)成績(jī)?cè)u(píng)定表.…………………………………………………………………III </p><p><b>  中文摘要 IV</b><

2、;/p><p>  1 設(shè)計(jì)任務(wù)描述1</p><p>  1.1 設(shè)計(jì)題目:數(shù)字頻率計(jì)1</p><p>  1.2 設(shè)計(jì)要求1</p><p>  1.2.1 設(shè)計(jì)目的1</p><p>  1.2.2 基本要求1</p><p>  1.2.3 發(fā)揮部分1</p>&

3、lt;p><b>  2 設(shè)計(jì)思路2</b></p><p><b>  3 設(shè)計(jì)方框圖3</b></p><p>  4 各部分電路設(shè)計(jì)及參數(shù)計(jì)算4</p><p>  4.1晶體振蕩電路4</p><p><b>  4.2分頻電路4</b></p&g

4、t;<p>  4.3整形放大電路5</p><p>  4.3.1工作原理5</p><p>  4.3.2施密特觸發(fā)器原理圖6</p><p>  4.4計(jì)數(shù) 鎖存 譯碼 顯示電路6</p><p>  4.5邏輯控制電路7</p><p>  4.5.1工作原理7</p>

5、<p>  4.5.2 555單穩(wěn)態(tài)觸發(fā)器電路原理圖8</p><p><b>  4.6報(bào)警電路8</b></p><p>  4.6.1報(bào)警原理電路8</p><p>  4.6.2相關(guān)參數(shù)計(jì)算9</p><p>  5 工作過(guò)程分析9</p><p>  6 元器件清單

6、10</p><p>  7 主要元器件介紹11</p><p>  7.1 74160同步十進(jìn)制計(jì)數(shù)器11</p><p>  7.2 74273八D型觸發(fā)器12</p><p>  7.3 555定時(shí)器13</p><p>  7.3.1 555定時(shí)器的組成和功能13</p><p

7、>  7.3.2 555定時(shí)器的引腳圖及引腳功能14</p><p>  7.4 7448共陰極七段譯碼器15</p><p><b>  小 結(jié)16</b></p><p><b>  致 謝17</b></p><p><b>  參考文獻(xiàn)18</b><

8、;/p><p>  附 錄 A1 邏輯電路圖19</p><p>  附 錄 A2 實(shí)際接線圖20</p><p><b>  1 設(shè)計(jì)任務(wù)描述</b></p><p>  1.1 設(shè)計(jì)題目:數(shù)字頻率計(jì)</p><p><b>  1.2 設(shè)計(jì)要求</b></p&g

9、t;<p>  1.2.1 設(shè)計(jì)目的</p><p>  (1) 掌握數(shù)字頻率計(jì)的構(gòu)成,原理與設(shè)計(jì)方法;</p><p>  (2) 熟悉集成電路的使用方法。</p><p>  1.2.2 基本要求</p><p>  (1) 要求被測(cè)信號(hào)為方波,峰值為3V到5V(和TTL兼容),被測(cè)信號(hào)頻率范圍為0HZ到9999HZ;<

10、;/p><p>  (2) 設(shè)計(jì)石英晶體振蕩器及分頻系統(tǒng),閘門(mén)時(shí)間:10ms,0.1s,1s,10s;</p><p>  (3) 可控制的計(jì)數(shù),鎖存,譯碼顯示系統(tǒng)。</p><p>  1.2.3 發(fā)揮部分</p><p>  (1) 被測(cè)信號(hào)為三角波信號(hào);</p><p>  (2) 超量程報(bào)警系統(tǒng)。</p>

11、;<p><b>  2 設(shè)計(jì)思路</b></p><p>  所謂的頻率就是1秒鐘之內(nèi)通過(guò)閘門(mén)的脈沖個(gè)數(shù),在通過(guò)計(jì)數(shù)器進(jìn)行計(jì)數(shù),最后通過(guò)顯示器表現(xiàn)出來(lái)。</p><p>  首先,我們要獲得一個(gè)標(biāo)準(zhǔn)的固定寬度T的方波脈沖做門(mén)控制信號(hào),他的選擇會(huì)改變閘門(mén)時(shí)間從而直接影響頻率計(jì)的量程。</p><p>  其次,我們要把這個(gè)標(biāo)準(zhǔn)的信

12、號(hào)和被測(cè)信號(hào)相“與”,通過(guò)門(mén)控制信號(hào)可以獲得T時(shí)間內(nèi)通過(guò)脈沖的個(gè)數(shù),此脈沖直接進(jìn)入計(jì)數(shù)器進(jìn)行計(jì)數(shù),最后通過(guò)譯碼顯示其頻率。</p><p>  最后,我們要設(shè)計(jì)的是對(duì)計(jì)數(shù)器和鎖存器的控制,這個(gè)的基本思路是在時(shí)基電路脈沖的上升沿到來(lái)時(shí)閘門(mén)開(kāi)啟,計(jì)數(shù)器開(kāi)始計(jì)數(shù),在同一脈沖的下降沿到來(lái)時(shí),閘門(mén)關(guān)閉,計(jì)數(shù)器停止計(jì)數(shù).同時(shí),鎖存器產(chǎn)生一個(gè)鎖存信號(hào)輸送到鎖存器的使能端將結(jié)果鎖存,并把鎖存結(jié)果輸送到譯碼器來(lái)控制七段顯示器,這樣

13、就可以得到被測(cè)信號(hào)的數(shù)字顯示的頻率.而在鎖存信號(hào)的下降沿到來(lái)時(shí)邏輯控制電路產(chǎn)生一個(gè)清零信號(hào)將計(jì)數(shù)器清零,為下一次測(cè)量做準(zhǔn)備,實(shí)現(xiàn)了可重復(fù)使用,避免兩次測(cè)量結(jié)果相加使結(jié)果產(chǎn)生錯(cuò)誤。</p><p>  綜合上面所說(shuō)的可以將數(shù)字頻率計(jì)的電路分為四大部分即:時(shí)基電路、閘門(mén)電路、邏輯控制電路以及可控制的計(jì)數(shù)、鎖存、譯碼、顯示電路。</p><p><b>  時(shí)基電路的組成:</b

14、></p><p>  閘門(mén)電路:它的目的是提供閘門(mén)開(kāi)啟的時(shí)間,該閘門(mén)可由一“與”門(mén)充當(dāng)。可以用74160將標(biāo)準(zhǔn)信號(hào)進(jìn)行分頻,從而獲得的閘門(mén)時(shí)間分別為10ms,0.1s,1s,10s。閘門(mén)時(shí)間越長(zhǎng),得到的頻率值就越準(zhǔn)確,也就是說(shuō)其量程越小。</p><p>  邏輯控制電路:在時(shí)基信號(hào)結(jié)束時(shí)產(chǎn)生的負(fù)跳變用來(lái)產(chǎn)生鎖存信號(hào),鎖存信號(hào)的負(fù)跳變又用來(lái)產(chǎn)生清零信號(hào),鎖存信號(hào)和清零信號(hào)可由雙單穩(wěn)

15、態(tài)觸發(fā)器74LS123產(chǎn)生,它們的脈沖寬度由電路的時(shí)間常數(shù)決定。</p><p>  計(jì)數(shù)、鎖存、譯碼、顯示電路:鎖存器的作用是將計(jì)數(shù)器在T結(jié)束時(shí)所計(jì)得的數(shù)進(jìn)行鎖存,使顯示器上能穩(wěn)地顯示此時(shí)計(jì)數(shù)器的值。所示將些時(shí),T計(jì)數(shù)時(shí)間結(jié)束時(shí),邏輯控制電路發(fā)出鎖存信號(hào),將些時(shí)計(jì)數(shù)器的值送譯碼顯示器。</p><p><b>  3 設(shè)計(jì)方框圖</b></p><

16、;p>  4 各部分電路設(shè)計(jì)及參數(shù)計(jì)算</p><p>  本設(shè)計(jì)電路主要分為5大部分,分別是整形電路部分,分頻電路部分,主要控制電路部分,計(jì)數(shù)、譯碼、鎖存電路部分和顯示電路部分,以下為具體功能及參數(shù)計(jì)算。</p><p>  4.1.晶體振蕩電路</p><p>  石英晶體振蕩器的特點(diǎn)是振蕩頻率準(zhǔn)確,電路結(jié)構(gòu)簡(jiǎn)單,頻率易調(diào)整。它還具有壓電效應(yīng),在晶體某一方

17、向加一電場(chǎng),則在與此垂直的方向產(chǎn)生機(jī)械振動(dòng),有了機(jī)械振動(dòng),就會(huì)在相應(yīng)的垂直面上產(chǎn)生電場(chǎng),從而使機(jī)械振動(dòng)和電場(chǎng)互為因果,這種循環(huán)過(guò)程一直持續(xù)到警惕的機(jī)械強(qiáng)度限制時(shí),才達(dá)到穩(wěn)定,這種頻率為晶體振蕩器的固有頻率。</p><p>  在石英晶體振蕩器的輸出端放置一個(gè)非門(mén),起到穩(wěn)定輸出波形,增強(qiáng)帶負(fù)載能力的作用。此非門(mén)的輸入為正弦波,輸出為方波。</p><p><b>  4.2分頻電

18、路</b></p><p>  由于石英晶體振蕩電路產(chǎn)生的頻率很高,要得到秒脈沖,需要用分頻電路。例如振蕩器輸出10000HZ信號(hào),然后送到10分頻計(jì)數(shù)器74LS160后頻率變?yōu)?000HZ,再送到10分頻的計(jì)數(shù)器74160中頻率變?yōu)?00HZ,在經(jīng)過(guò)兩次分頻變?yōu)?HZ的方波信號(hào)。將此方波信號(hào)作為脈沖信號(hào)。</p><p>  通過(guò)第一個(gè)十分頻計(jì)數(shù)器出來(lái)的信號(hào)頻率為1000Hz

19、,根據(jù)T=1/f,其相應(yīng)的周期為1ms。以此類推,經(jīng)過(guò)后幾個(gè)計(jì)數(shù)器輸出后的信號(hào)周期分別為10ms,0.1s,1s。當(dāng)對(duì)應(yīng)的開(kāi)關(guān)閉合時(shí)就以該周期計(jì)入輸入脈沖個(gè)數(shù)。</p><p><b>  4.3整形放大電路</b></p><p><b>  4.3.1工作原理</b></p><p>  整形電路主要由一個(gè)555定時(shí)器

20、,一個(gè)電阻組成,將定時(shí)器的8腳4腳接電源,1腳接地5腳接電容接地,7腳接電阻接5v電源,2腳和6腳相聯(lián)作為輸入端,7腳作為輸出端,這樣就構(gòu)成了一個(gè)施密特觸發(fā)器,起到整形作用。</p><p>  如果Vi由0v開(kāi)始逐漸增加,當(dāng)Vi<Vcc/3時(shí),輸出Vo為高電平;Vi繼續(xù)增加,如果Vcc/3<Vi< 2Vcc/3,輸出Vo維持高電平不變;Vi再增加,一旦Vi>2Vcc/3,Vo就由高電平跳

21、變?yōu)榈碗娖剑恢骎i再增加,仍是Vi>2Vcc/3,電路輸出保持低電平不變。</p><p>  如果Vi由大于的電壓值逐漸下降,只要Vcc/3<Vi< 2Vcc/3,電路輸出狀態(tài)不變,仍為低電平;只有當(dāng)Vi<Vcc/3時(shí),電路才再次翻轉(zhuǎn),Vo就由低電平跳變?yōu)楦唠娖健?lt;/p><p>  若輸入電壓的波形是個(gè)三角波,則對(duì)應(yīng)的輸出波形如圖所示,它是反相輸出的施密<

22、;/p><p><b>  特觸發(fā)器。</b></p><p>  4.3.2施密特觸發(fā)器原理圖</p><p>  4.4計(jì)數(shù) 鎖存 譯碼 顯示電路</p><p>  7490計(jì)數(shù)器的作用是對(duì)輸入脈沖計(jì)數(shù)。根據(jù)設(shè)計(jì)要求最高測(cè)量頻率為9999HZ,應(yīng)采用4位十進(jìn)制計(jì)數(shù)器。其作用還有當(dāng)邏輯控制電路輸出“清零”信號(hào)到計(jì)數(shù)器“清

23、零”端時(shí),對(duì)顯示器進(jìn)行清零。</p><p>  74273鎖存器在確定的時(shí)間內(nèi)計(jì)數(shù)器的計(jì)數(shù)結(jié)果必須鎖定后才能獲得穩(wěn)定的顯示值。鎖存器的作用是通過(guò)觸發(fā)脈沖控制,將測(cè)得的數(shù)據(jù)寄存起來(lái)送顯示譯碼器。鎖存器可以采用一般的八位并行輸入寄存器,為使數(shù)據(jù)穩(wěn)定,最好采用邊沿觸發(fā)方式的器件。</p><p>  7448為高電平有效,用于驅(qū)動(dòng)共陰極顯示器,是把8421BCD碼表示的10進(jìn)制轉(zhuǎn)換成能驅(qū)動(dòng)數(shù)碼

24、管正常顯示的段信號(hào),以獲得數(shù)字顯示。</p><p><b>  4.5邏輯控制電路</b></p><p><b>  4.5.1工作原理</b></p><p>  邏輯控制電路:作用有兩個(gè):一是產(chǎn)生鎖存脈沖信號(hào),使顯示器上的數(shù)字穩(wěn)定;二是產(chǎn)生“0”脈沖(清零信號(hào)),式計(jì)數(shù)器每次測(cè)量從零開(kāi)始計(jì)數(shù)。信號(hào)進(jìn)入第一個(gè)555單

25、穩(wěn)態(tài)觸發(fā)器后有一定的延時(shí)作用, t=1.1RC。</p><p>  4.5.2 555單穩(wěn)態(tài)觸發(fā)器電路原理圖</p><p><b>  4.6報(bào)警電路</b></p><p>  4.6.1報(bào)警原理電路</p><p>  4.6.2相關(guān)參數(shù)計(jì)算</p><p>  R——電阻,Ω/kΩ/MΩ

26、;</p><p><b>  C——電容,μF;</b></p><p><b>  f——頻率,HZ;</b></p><p>  ——報(bào)警器報(bào)警時(shí)間,s。</p><p><b>  5 工作過(guò)程分析</b></p><p>  數(shù)字頻率計(jì)的工作過(guò)

27、程可一分為三階段。</p><p>  第一階段:信號(hào)的輸入與整形。</p><p>  首先輸入信號(hào)通過(guò)放大器進(jìn)行放大,其波形可以為正弦波,三角波,然后通過(guò)施密特觸發(fā)器對(duì)輸出信號(hào)進(jìn)行整形,使之成為矩形脈沖。</p><p>  第二階段:標(biāo)準(zhǔn)時(shí)間內(nèi)通過(guò)脈沖的統(tǒng)計(jì)</p><p>  首先是由石英晶體震蕩器和分級(jí)分頻系統(tǒng)及門(mén)控制電路得到具有固

28、定寬度T的方波脈沖做門(mén)控制信號(hào),時(shí)間基準(zhǔn)T稱為閘門(mén)時(shí)間,這里主要是利用了74160器件的分頻功能,它將輸出的頻率依次按十進(jìn)制縮小,測(cè)量時(shí)可按照需要任意選取。選取完量程后時(shí)基信號(hào)有兩個(gè)走向,一個(gè)是去控制閘門(mén)的開(kāi)啟和關(guān)閉另一個(gè)是去控制一個(gè)邏輯電路。</p><p>  當(dāng)時(shí)基信號(hào)通過(guò)閘門(mén)時(shí),閘門(mén)開(kāi)啟,這時(shí)輸入信號(hào)和時(shí)基信號(hào)共同作用由輸出端產(chǎn)生一個(gè)脈沖進(jìn)入計(jì)數(shù)器進(jìn)行計(jì)數(shù),簡(jiǎn)單的說(shuō)這里時(shí)基信號(hào)的作用就是提供一個(gè)標(biāo)準(zhǔn)的時(shí)間

29、,而這個(gè)與“與”門(mén)就是為了實(shí)現(xiàn)標(biāo)準(zhǔn)時(shí)間內(nèi)輸入信號(hào)通過(guò)的脈沖個(gè)數(shù),當(dāng)這個(gè)時(shí)基信號(hào)結(jié)束時(shí)閘門(mén)關(guān)閉。</p><p>  第三階段:邏輯電路的控制</p><p>  在時(shí)基信號(hào)結(jié)束時(shí),既當(dāng)它的下降沿到來(lái)時(shí),它通過(guò)邏輯控制電路的時(shí)候會(huì)產(chǎn)生一個(gè)負(fù)跳變用來(lái)充當(dāng)鎖存信號(hào),而鎖存信號(hào)的負(fù)跳變又會(huì)產(chǎn)生清零信號(hào),當(dāng)一個(gè)時(shí)基信號(hào)結(jié)束后,邏輯控制電路發(fā)出鎖存信號(hào)將此時(shí)計(jì)數(shù)器上的結(jié)果通過(guò)顯示器顯示出來(lái), 而在鎖存

30、信號(hào)的下降沿到來(lái)時(shí)邏輯控制電路產(chǎn)生一個(gè)清零信號(hào)將計(jì)數(shù)器清零。</p><p>  這就是一個(gè)基本數(shù)字頻率計(jì)的全部工作過(guò)程。此外我還有兩個(gè)發(fā)揮的部分工作問(wèn)題過(guò)程的</p><p><b>  分析:</b></p><p>  其一,超量程的報(bào)警系統(tǒng)</p><p>  它的工作過(guò)程是這樣的,當(dāng)選定的標(biāo)準(zhǔn)頻率太大(既周期很

31、小),即所測(cè)頻率達(dá)到9999時(shí),信號(hào)通過(guò)與非門(mén)向報(bào)警系統(tǒng)發(fā)出一個(gè)低電平電位是報(bào)警系統(tǒng)工作。</p><p>  其二,對(duì)被測(cè)信號(hào)的整形,使其變?yōu)榉讲ㄟ\(yùn)用施密特觸發(fā)器。</p><p><b>  6 元器件清單</b></p><p><b>  7 主要元器件介紹</b></p><p>  7.

32、1 74160同步十進(jìn)制計(jì)數(shù)器:</p><p>  74160為十進(jìn)制計(jì)數(shù)器,直接清除。兩個(gè)高電平有效允許輸入EP和ET及動(dòng)態(tài)進(jìn)位輸出使計(jì)數(shù)器易于級(jí)聯(lián);ET允許動(dòng)態(tài)進(jìn)位輸出</p><p>  圖7.1 74160同步十進(jìn)制計(jì)數(shù)器管腳圖</p><p>  表7.1 74160同步十進(jìn)制計(jì)數(shù)器功能表</p><p>  7.2 742

33、73八D型觸發(fā)器:</p><p>  74273是邊沿觸發(fā)器,具有公共時(shí)鐘和清除功能。可以作為緩沖器、存儲(chǔ)器、和位移寄存器。</p><p>  圖7.2 74273八D型觸發(fā)器管腳圖</p><p>  表7.4 74273八D型觸發(fā)器功能表</p><p>  7.3 555定時(shí)器</p><p>  7.

34、3.1 555定時(shí)器的組成和功能</p><p>  555定時(shí)器內(nèi)部結(jié)構(gòu)的簡(jiǎn)化原理圖如圖7.3.1所示。它由3個(gè)阻值為5K的電阻組成的分壓器、兩個(gè)電壓比較器C1和C2、基本RS觸發(fā)器、放電BJT T以及緩沖器G組成。定時(shí)器的主要功能取決于比較器,比較器的輸出控制RS觸發(fā)器和放電BJT T的狀態(tài)。圖中RD為復(fù)位輸入端,當(dāng)RD為低電平時(shí),不管其他輸入端的狀態(tài)如何,輸出Vo為低電平。因此在正常工作時(shí),應(yīng)將其接高電平。

35、</p><p>  7.3.2.555定時(shí)器的引腳圖及引腳功能</p><p>  圖7.3.2 555定時(shí)器的引腳圖 </p><p>  它的各個(gè)引腳功能如下:</p><p>  1腳:外接電源負(fù)端VSS或接地,一般情況下接地。</p><p><b>  2腳:低觸發(fā)端</b></

36、p><p><b>  3腳:輸出端Vo</b></p><p>  4腳:是直接清零端。當(dāng)端接低電平,則時(shí)基電路不工作,此時(shí)不論、TH處于何電平,時(shí)基電路輸出為“0”,該端不用時(shí)應(yīng)接高電平。</p><p>  5腳:VC為控制電壓端。若此端外接電壓,則可改變內(nèi)部?jī)蓚€(gè)比較器的基準(zhǔn)電壓,當(dāng)該端不用時(shí),應(yīng)將該端串入一只0.01μF電容接地,以防引入干

37、擾。</p><p><b>  6腳:TH高觸發(fā)端</b></p><p>  7腳:放電端。該端與放電管集電極相連,用做定時(shí)器時(shí)電容的放電。</p><p>  8腳:外接電源VCC,雙極型時(shí)基電路VCC的范圍是4.5 ~ 16V,CMOS型時(shí)基電路VCC的范圍為3 ~ 18V。一般用5V。</p><p>  在1

38、腳接地,5腳未外接電壓,兩個(gè)比較器A1、A2基準(zhǔn)電壓分別為的情況下,555時(shí)基電路的功能表如表7.3.1所示。</p><p>  表7.3.1 555定時(shí)器的功能表</p><p>  7.4 7448共陰極七段譯碼器</p><p>  有效高電平輸出:內(nèi)部有升壓電阻因而無(wú)需外部電阻;輸出最大電壓5.5V;吸收電流6.4mA</p><p

39、>  圖7.2 7448共陰七段譯碼器/驅(qū)動(dòng)器管腳圖</p><p>  表7.2 7448共陰七段譯碼器/驅(qū)動(dòng)器功能表</p><p>  七段顯示譯碼器是驅(qū)動(dòng)七段顯示器件的專用譯碼器,它可以把輸入的二―十進(jìn)制代碼轉(zhuǎn)換成七段顯示管所需要的輸入信息,以使七段顯示管顯示正確的數(shù)碼。七段顯示譯碼的示意圖如圖所示。</p><p>  圖 七段譯碼顯示示意圖&l

40、t;/p><p><b>  小 結(jié)</b></p><p>  為期一周的課程設(shè)計(jì)結(jié)束了,這一周的設(shè)計(jì)對(duì)自己來(lái)說(shuō)是一個(gè)很大的挑戰(zhàn),從剛開(kāi)始拿到題目時(shí)的不知所措到現(xiàn)在對(duì)設(shè)計(jì)內(nèi)容的不斷深入理解,可以說(shuō)是一個(gè)很大的突破。本次課程設(shè)計(jì),不僅僅是對(duì)課堂所學(xué)知識(shí)的一次復(fù)習(xí),也是一次理論與實(shí)踐相結(jié)合的絕佳機(jī)會(huì)。通過(guò)這次的設(shè)計(jì),我明白了課堂上所學(xué)的知識(shí),會(huì)因?yàn)檎n時(shí)的限制或是課本年代的限

41、制而變得并不全面,而且由于科技的快速發(fā)展,我們課本的知識(shí)是跟不上時(shí)代的。正是因?yàn)槲覀兯鶎W(xué)知識(shí)的欠缺,所以在設(shè)計(jì)中我們要學(xué)會(huì)利用圖書(shū)館、網(wǎng)絡(luò)等多種渠道查詢我們?cè)O(shè)計(jì)所需要的資料。然后用我們所學(xué)的基礎(chǔ)知識(shí)去一點(diǎn)點(diǎn)的了解不同的集成電路的功能和用途。</p><p>  寫(xiě)報(bào)告也是一項(xiàng)很不容易的事情,因?yàn)楸敬卧O(shè)計(jì)的時(shí)間正值期末考試,時(shí)間緊任務(wù)重。而且用軟件制作管腳圖和實(shí)際接線圖時(shí)也遇到了很大的麻煩,首先就是對(duì)軟件的不熟悉,

42、很多功能都需要同學(xué)們共同研究。還有就是數(shù)據(jù)庫(kù)的不完全,設(shè)計(jì)原理圖中的很多集成電路在軟件中都是找不到的,即使找到也會(huì)發(fā)現(xiàn)與自己所找的資料有所不同。解決這些困難著實(shí)花費(fèi)了很多的時(shí)間和精力。這些問(wèn)題的解決,單靠自己是很難做到的,這里不僅有老師的指導(dǎo),還有同學(xué)們的集體智慧。</p><p>  課程設(shè)計(jì)期間我們還進(jìn)行了答辯,老師針對(duì)我們所設(shè)計(jì)的電路提出一些問(wèn)題,答辯是自愿的,不過(guò)我感覺(jué)這是一次不錯(cuò)的機(jī)會(huì),所以我選擇答辯。

43、在大學(xué),像這種老師和學(xué)生一對(duì)一的問(wèn)答的機(jī)會(huì)還是很少的,剛開(kāi)始的時(shí)候確實(shí)有一點(diǎn)緊張,反應(yīng)有點(diǎn)慢,對(duì)所問(wèn)的問(wèn)題有點(diǎn)不太清楚,不過(guò)最終還是解決了,總的來(lái)說(shuō)答辯的過(guò)程還算是順利的。在答辯的過(guò)程中不僅僅是對(duì)所設(shè)計(jì)電路的分析,也是對(duì)一些課堂所學(xué)知識(shí)的復(fù)習(xí),而且這些知識(shí)都是我們?nèi)菀缀雎缘募?xì)節(jié),所以通過(guò)答辯還是有一定收獲的。</p><p>  通過(guò)一周的課程設(shè)計(jì),發(fā)現(xiàn)自己有些能力還是有很大的欠缺的,特別是對(duì)陌生軟件的掌握上,所

44、以還需要大量的實(shí)習(xí)機(jī)會(huì)來(lái)通過(guò)實(shí)際的練習(xí)來(lái)彌補(bǔ)自己能力上的不足之處。</p><p><b>  致 謝</b></p><p>  本文主要闡述了數(shù)字頻率計(jì)的設(shè)計(jì),通過(guò)這次設(shè)計(jì)我對(duì)數(shù)字電子有了更深一層的認(rèn)識(shí)并且產(chǎn)生了濃厚的興趣。 本篇論文雖然凝聚著自己的汗水,但卻不是我個(gè)人智慧的結(jié)晶,是大家共同創(chuàng)造的如果沒(méi)有學(xué)校給了我們這次機(jī)會(huì)沒(méi)有導(dǎo)師的指引和贈(zèng)予,朋友的幫

45、助和支持,我在設(shè)計(jì)肯定會(huì)大打折扣。當(dāng)我打完設(shè)計(jì)論文的最后一個(gè)字符,涌上心頭的不是長(zhǎng)途跋涉后抵達(dá)終點(diǎn)的欣喜,而是源自心底的誠(chéng)摯謝意。我首先要嘎感謝我的構(gòu)思以及論文的內(nèi)容不厭其煩的進(jìn)行多次指導(dǎo)和悉心指點(diǎn),使我在完成論文的同時(shí)也深受啟發(fā)和教育。其次我要感謝身邊的朋友是你們不斷地給我前進(jìn)的動(dòng)力讓我在困難面前奮勇向前。最后我要感謝在網(wǎng)絡(luò)上發(fā)表材料的朋友們,是你們給了我最初的設(shè)計(jì)靈感。</p><p>  真心的感謝你們:我

46、的學(xué)校,我的老師,我的朋友,由衷的象你們表示致敬。</p><p><b>  參考文獻(xiàn)</b></p><p>  [1] 胡漢章,葉香美.數(shù)字電路分析與實(shí)踐.北京:中國(guó)電力出版社,2009</p><p>  [2] 尹雪飛,陳克安.集成電路速查大全.西安:西安電子科技大學(xué)出版社,2002</p><p>  [3]

47、 康華光,鄒壽彬,秦臻.電子技術(shù)基礎(chǔ).北京:高等教育出版社,2006</p><p>  [4] 趙負(fù)圖.數(shù)字邏輯集成電路手冊(cè).北京:化學(xué)工業(yè)出版社,2005</p><p>  [5] 何小艇.電子系統(tǒng)設(shè)計(jì).杭州:浙江大學(xué)出版社,2001</p><p>  附 錄 A1 邏輯電路圖</p><p>  附 錄 A2 實(shí)際接線圖<

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論