【待完善】專業(yè)英語1_第1頁
已閱讀1頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、課文翻譯:第六課Digitalelectronicsisalogicalscience.數(shù)字電子技術(shù)是一門邏輯科學,一般來說,邏輯學是按一般原則進行推理的科學。數(shù)字邏輯學是用數(shù)字推理的科學。幾乎所有的數(shù)字邏輯功能都可以用一種特殊的稱為門的電路來實現(xiàn)。如果邏輯運算太復雜,無法用一個門來實現(xiàn),也可以通過幾個門的組合來實現(xiàn)這個邏輯運算。這些擴展邏輯電路被稱為組合邏輯電路。NumberSystemsThenumbersystemwithwhic

2、hwearemostfamiliaristhebase10decimalsystem.數(shù)字系統(tǒng)我們最常用的數(shù)字系統(tǒng)是以10為基即十進制系統(tǒng)。但近年來科技的發(fā)展需要產(chǎn)生其他的數(shù)字系統(tǒng),如電子計算機需要開發(fā)可以適應(yīng)電子處理的數(shù)字系統(tǒng)。它們是二進制(基為2)、八進制(基為8)和十六進制(基為16)。二進制系統(tǒng)是計算機的基本語言。八進制和十六進制系統(tǒng)通常在計算機通信和計算機儲存信息時用。計算機只能處理二進制系統(tǒng)或其他系統(tǒng)如八進制和十六進制中的二

3、進制編碼,所以十進制系統(tǒng)必須先轉(zhuǎn)換成這些數(shù)字系統(tǒng)才能由計算機處理。當計算機對所給的信息處理完畢后,輸出的信息是以非十進制的形式打印或顯示出來。所以這些輸出信息必須再轉(zhuǎn)換成為十進制系統(tǒng)。LogicalOperationWeconcernedwithdigitalsystemvariablesthatononlybinaryvariables.邏輯運算現(xiàn)討論僅取兩值的數(shù)字系統(tǒng)變量(二進制變量)。我們確定將這些值用“0”或“1”表示。然后用布

4、爾代數(shù)的一套特殊規(guī)律總結(jié)能合并數(shù)字變量的各種方法。OperationGateGivetwoinputvariablesABoutputY與運算與“與”門給出兩個輸入變量A和B,一個輸出變量Y,表示式為Y=A與B(1)其意思是:如果A=1與B=1同時成立,則Y=1,否則Y=0。完成與運算的電路稱為與門,有兩個輸入端的與門邏輯符號如圖所示。與運算可以簡記為圓點,所以(1)式可以寫成Y=AB(2)數(shù)字運算一個很好的特點是能把一組完整的填入變量

5、值寫下來。圖示表示出了一個這樣的真值表。此表列出相對于(2)式輸入變量A和B的各種組合及其相應(yīng)的輸出變量Y。從真值表可以看出,從代數(shù)意義上看,與運算是乘法的一種形式,其處理規(guī)則是:00=0,01=10=0,11=1。OperationGateGivetwoinputvariablesABanoutputvariablesY.或運算與“或”門給出兩個輸入變量A和B,和一個輸出變量Y,表達式為Y=A或B(3)意思是如果A=1或B=1,如果A

6、=1和B=1,則都有C=1。把“或”簡記為符號“”,其在代數(shù)表達式中永不能省略,因此(3)式可以寫成代數(shù)式Y(jié)=AB(4)出狀態(tài),且Q端的輸出總是與在時鐘下降沿時D的輸入狀態(tài)一致,這一點是與RS和JK觸發(fā)器不同的。RegistersAregisterisagroupofflipflopwitheachflipflopcapableofstingonebitofinfmation.寄存器一個寄存器是一組觸發(fā)器,每個觸發(fā)器能儲存一個二進制位的

7、信息。一個N位的寄存器有N個觸發(fā)器,能儲存N位二進制的信息。除了觸發(fā)器,一個寄存器可能還有一些組合門電路來完成數(shù)據(jù)處理任務(wù)。如圖7.4所示是一個用4個D觸發(fā)器構(gòu)成的最簡單的寄存器。(Thecommonclockinputtriggersallflipflopontherisingedgeofeachpulse....)所有觸發(fā)器在同一時鐘輸入脈沖的上升邊緣觸發(fā),這時在4個輸入端的二進制數(shù)據(jù)信息被傳送到4位寄存器中??梢栽谌魏螘r候讀取4個

8、輸出端,獲得儲存在寄存器中的二進制的信息。Thetransferofnewinfmationintoaregisterisreferredtoasloadingtheregister.把新的信息傳送到寄存器中被稱為寫入寄存器。如果寄存器的所有位是用同一個時鐘脈沖控制同時寫入的,稱為并行輸入。在圖7.4寄存器中,在C端加一個時鐘控制信號將使4個輸入(I0~I3)并行寫入。在并行設(shè)置中,如果要保持寄存器中的內(nèi)容不變的話必須禁止時鐘控制端輸入

9、。CountersTherearetwomaintypesofcounters:ripplesynchronous.計數(shù)器計數(shù)器主要有兩種:同步和異步。Aripplecountercontainsachainofflipflopwiththeoutputofeachonefeedingtheinputofthenext.一個異步計數(shù)器中包含了若干個觸發(fā)器,每個觸發(fā)器的輸出端與下一個輸入端相連接。每當輸入信號從高電平到低電平(下降沿)時觸

10、發(fā)器的輸出狀態(tài)發(fā)生變化。這種簡單的接法工作起來很有效,但由于時鐘“異步”通過各個觸發(fā)器,觸發(fā)器的輸出稍有延遲。圖7.5顯示如何連接異步計數(shù)器,每個計數(shù)器的最高位輸出QD接到下一個計數(shù)器的時間輸入端(CLK)。Asynchronouscounterhasmecomplexinternalstructuretoensurethatallitsoutputschangepreciselytogetheroneachclockpulse一個同步

11、的計數(shù)器內(nèi)部電路結(jié)構(gòu)比較復雜,以保證所有的計數(shù)器輸出都在每一個時鐘脈沖輸入時同時改變,同步的計數(shù)器可以避免異步計數(shù)器中可能出現(xiàn)的誤計數(shù)。圖7.6所示為同步計數(shù)器,所有的時鐘輸入端(CLK)是連接在一起的,進位輸出信號CO接在下一個計數(shù)器的進位輸入信號CI上,第一個計數(shù)器的CI應(yīng)接高電平(無進位信號)。第八課集成電路During1950stheheartoftheelectroniccircuitwasvacuumtube.20世紀50年

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論