大電流SiC MOSFET器件關(guān)鍵技術(shù)與器件研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩74頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、碳化硅(SiC)優(yōu)良的材料特性,使其十分適用于制作大功率高速的開關(guān)器件,例如金屬-氧化物-半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFETs)。目前國(guó)內(nèi)諸多研究小組已經(jīng)展開了SiC MOSFETs的研制,然而國(guó)內(nèi)研制的這批器件正向電流特性普遍較差。本文立足于國(guó)內(nèi)碳化硅工藝實(shí)驗(yàn)平臺(tái),開展高壓大電流SiC MOSFETs晶體管的結(jié)構(gòu)設(shè)計(jì)和關(guān)鍵工藝技術(shù)研究。
  本研究首先利用Silvaco仿真軟件對(duì)SiC MOSFETs器件的元胞結(jié)構(gòu)進(jìn)行仿真設(shè)計(jì),主

2、要通過設(shè)計(jì)優(yōu)化影響導(dǎo)通器件電阻的相關(guān)參數(shù),在最優(yōu)化正向電流特性的同時(shí)滿足耐壓要求且避免產(chǎn)生寄生效應(yīng);之后為滿足制作工藝的需求對(duì)器件終端結(jié)構(gòu)進(jìn)行了重新設(shè)計(jì)優(yōu)化。其次開展了大電流SiC MOSFETs晶體管關(guān)鍵工藝實(shí)驗(yàn)研究,主要包括:滿足短溝道制作需求的SiC MOSFETs自對(duì)準(zhǔn)工藝;為降低降低源接觸電阻,開發(fā)出基于Ni金屬的碳化硅P/N型歐姆合金工藝;為減少SiC/SiO2界面態(tài)密度,摸索了將干法氧化和濕法氧化相結(jié)合的柵氧化工藝;為增強(qiáng)

3、 SiC MOSFETs柵ESD保護(hù),設(shè)計(jì)并實(shí)驗(yàn)驗(yàn)證了工藝兼容的多晶硅二極管ESD結(jié)構(gòu)。最后整合成熟的制作工藝,開展了大電流1200V4H-SiC MOSFETs晶體管的流片實(shí)驗(yàn)。實(shí)驗(yàn)樣品測(cè)試結(jié)果表明:采用非自對(duì)準(zhǔn)工藝制作的器件正向電流26A@VGS=20V;采用自對(duì)準(zhǔn)工藝制作的器件正向電流34A@VGS=20V。同時(shí),利用研制的橫向SiC MOSFETs晶體管提取了器件的反型層溝道遷移率,遷移率約為20 cm2/V·s?;趪?guó)內(nèi)的Si

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論