版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、合肥工業(yè)大學(xué)碩士學(xué)位論文高性能流水線ADC中MDAC的研究姓名:鄧亮申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):檢測(cè)技術(shù)與自動(dòng)化裝置指導(dǎo)教師:高明倫鄧紅輝20100401TheresearchofMDACinhighperformancepipelineADCABSTRACTMDAC(MultiplyingDigitaltoAnalogConverter)isoneofthemostimportantblocksinhighperformancepipel
2、ineADCItplaysapivotalroleintheaccuracyandspeedofthewholeADCAsthedevelopmentoftheresearchinhighperformancepipelineADC,theresearchanddesignofhighperformanceMDAChasbecomeahottopicBasedon18Vpower,Chartered0181xmCMOSlibrary,t
3、hepaperhasdesignedaMDACappliedinthefirststageina14bit,100MSPSpipelineADCThefirstpointinthepaperistheimportanceofMDACinpipelineADCaswellastheanalysisofprincipleandtheoriginoftheerrorinMDAC,whichisthecornerstoneofthelaterd
4、esignFocusingonspeed,webuildmathematicmodelofsetuptimeofOTAinMDACCenteringinaccuracyweanalysissomemainnonidealelementssuchasthelimitedgain,thenonlinearofresistanceinsampleswitch,thechargeinjection,theclockfeedthroughandt
5、hemismatchofcapacityofswitchAlsoweputforwardmethodsineliminatingandreducingerrorsConsideringthepower,speedandaccuracy,wedefinetheeffectivebitsinthefirststagein14bitADCas3bitsThen,accordingtotheanalysisabove,wedefinethest
6、ructureofMDACandthetargetofOTAaswellasthedesignofOTA,CMFB,gainboostswitchTheemphasisisthedesignoftwo—stageOTAandCMFBaimingatreachingthedemandofhighgain,highbandwidthAtlast,wefinishthedesignandverificationoflayoutofMDACin
7、thefirststageinADCWestimulateandverifythecircuitinCadenceSpectreTheresultshowsthatthesetuptimeis29lnswhen100MHZsamplefrequency12bitaccuracysignalareaddedWhen8192FFTisappliedto47MHZinputsignal,theSFDRofMDACiS8347dBKeyword
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能流水線ADC中數(shù)字校準(zhǔn)算法的研究.pdf
- 高性能流水線ADC中時(shí)鐘穩(wěn)定電路的設(shè)計(jì).pdf
- 基于流水線ADC的MDAC研究與設(shè)計(jì).pdf
- 高速流水線ADC的MDAC電路設(shè)計(jì).pdf
- 12位100MSPS流水線ADC中的MDAC模塊研究.pdf
- 流水線ADC的采樣保持電路及MDAC電路的研究.pdf
- 16bit 100MSPS流水線ADC中MDAC的設(shè)計(jì).pdf
- 高速高精度流水線ADC的MDAC的研究與設(shè)計(jì).pdf
- 高性能流水線模數(shù)轉(zhuǎn)換器的關(guān)鍵電路研究.pdf
- 流水線ADC的采樣保持電路及MDAC電路設(shè)計(jì).pdf
- 流水線ADC中高精度采樣保持電路及MDAC的設(shè)計(jì).pdf
- 14bit 125MS-s流水線型ADC中MDAC的設(shè)計(jì).pdf
- 高性能流水線型模數(shù)轉(zhuǎn)換器設(shè)計(jì)方法研究.pdf
- 基于0.18μmrfcmos工藝的8位100msps流水線adc中mdac單元研究
- 低電壓高性能流水線模數(shù)轉(zhuǎn)換器的結(jié)構(gòu)研究與實(shí)現(xiàn).pdf
- 電流模式流水線ADC的研究設(shè)計(jì).pdf
- 14bit 80MSPS流水線ADC中的增益數(shù)模單元(MDAC)研究與設(shè)計(jì).pdf
- 流水線ADC的行為級(jí)設(shè)計(jì).pdf
- 高速低電壓流水線ADC設(shè)計(jì).pdf
- CMOS流水線型ADC研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論