基于延時鎖定環(huán)的高精度延時電路的研究與設計.pdf_第1頁
已閱讀1頁,還剩90頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著高速混合信號電路的發(fā)展,信號的時序對整體系統(tǒng)日漸產生著至關重要的影響。因此,設計電路時可添加延時單元,用來產生或補償路徑間的延時差異,以實現(xiàn)特定的性能要求。在時間控制陣列系統(tǒng)中,調節(jié)不同路徑的延時可以改變天線信號的傳播方向,從而改善系統(tǒng)的收發(fā)性能;在壓控環(huán)形振蕩器中,則可以通過左右延時以改變振蕩頻率;在延時鎖定環(huán)中,延時單元不僅可以產生同一時鐘的不同相位,而且是生成反饋信號、決定環(huán)路鎖定的重要部件;在前饋/決策反饋均衡器中,延時單元

2、用作產生一組輸入信號的延時信號,通過對其賦予不同的權重,可以較好的恢復出失真前的信號??傊?,延時單元的應用十分廣泛,不同的應用對其也有著不同的性能要求。
  本文設計了一種應用于高速信號的精確短延時電路。該延時電路由一個用于控制的延時鎖定環(huán)和四條環(huán)外延時線組成。延時鎖定環(huán)包括電平轉換器、鑒相器、電荷泵、環(huán)路濾波器和級聯(lián)的壓控延時單元,它將參考信號與輸入信號間的延時差轉換為控制電壓,控制延時單元以實現(xiàn)精確延時。環(huán)外延時線的基本延時單

3、元由兩級級聯(lián)的NMOS反相器與可控延時負載構成,實現(xiàn)了較小的延時和較大的輸出擺幅;對于固定的參考信號時間差,環(huán)路鎖定時,環(huán)路控制電壓基本恒定,可用來控制環(huán)外延時單元,使環(huán)內外單元延時保持一致,從而實現(xiàn)精確控制。
  該高精度短延時電路用TSMC0.18μm RF/MS CMOS1P6M工藝實現(xiàn),芯片面積為676×600μm2,并進行了流片和測試。測試結果表明該延時電路可以工作在3GHz頻率下,壓控單元的延時為31.2-35.3ps

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論