3D疊層芯片封裝技術(shù)的工藝開發(fā).pdf_第1頁
已閱讀1頁,還剩92頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、現(xiàn)代便攜式電子產(chǎn)品對微電子封裝提出了更高的要求,其對更輕、更薄、更小、高可靠性、低功耗的不斷追求推動微電子封裝朝著密度更高的三維封裝方式發(fā)展,芯片疊層封裝(stacked die package)是一種得到廣泛應(yīng)用的三維封裝技術(shù),疊層封裝不但提高了封裝密度,降低了封裝成本,同時也減小了芯片之間的互連導(dǎo)線長度,從而提高了器件的運行速度,而且通過疊層封裝還可以實現(xiàn)器件的多功能化。
   本文以LQFP64LD單層封裝工藝平臺為基礎(chǔ),

2、開發(fā)3D疊層組裝工藝流程和技術(shù),前期將以SS250和SS160兩塊芯片的3D疊層組裝為代表,采用Z方向的立體裝片、鍵合連接2個芯片與金屬引線框,通過塑料封裝形成1.4mm厚的一個系統(tǒng)。本文重點分析了晶圓減薄、劃片、裝片、鍵合以及塑封工序在疊層封裝中的特殊的工藝方法、潛在的失效模式以及解決方案。主要從150μm超薄晶圓減薄技術(shù)(防碎裂和防翹曲):薄晶圓防崩裂劃片技術(shù):引線框架和環(huán)氧樹脂參數(shù)優(yōu)化;Z方向的金絲立體鍵合技術(shù):鍵合點污染的清洗技

3、術(shù);通過DOE試驗、JMP數(shù)據(jù)軟件分析的鍵合參數(shù)優(yōu)化:塑封的防沖絲、防止爆裂技術(shù)等方面著手進(jìn)行了一系列的研究。最后通過MSL考核驗證了3D疊層電路是否達(dá)到可靠性要求,最終確定了LQFP3D疊層封裝的工藝流程。
   后期,將參考LQFP3D疊層封裝工藝技術(shù),將3D疊層技術(shù)推廣到其它封裝系列上。不僅為DIP、QFP、SOP等傳統(tǒng)封裝系列增加了技術(shù)含量,用傳統(tǒng)封裝系列實現(xiàn)了新的系統(tǒng)級封裝;同時為BGA、CSP高端疊層封裝工藝技術(shù)的開

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論