10bits 100 MSPS Pipelined ADC的采保和時(shí)鐘電路研究與設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、基于通信系統(tǒng)對(duì)高速高精度模數(shù)轉(zhuǎn)換器的應(yīng)用需求及采保電路在A(yíng)DC中的重要作用,本文主要的研究方向是:進(jìn)行1.5位每級(jí)流水線(xiàn)ADC系統(tǒng)級(jí)仿真,設(shè)計(jì)1.5位每級(jí)10位100MSPS流水線(xiàn)ADC的典型單元采保電路和時(shí)鐘電路.首先,利用Matlab進(jìn)行ADC系統(tǒng)級(jí)仿真.驗(yàn)證失調(diào)電壓、運(yùn)放增益誤差對(duì)級(jí)轉(zhuǎn)換電路的輸出范圍的影響;證明子DAC基準(zhǔn)偏差導(dǎo)致流水線(xiàn)ADC出現(xiàn)失級(jí)和失碼,指導(dǎo)電路級(jí)設(shè)計(jì)進(jìn)行電容匹配來(lái)減小子DAC基準(zhǔn)偏差.其次,在Cadence

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論