版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著現(xiàn)代通信系統(tǒng)、微電子及數(shù)字信號技術(shù)的發(fā)展,數(shù)字信號處理技術(shù)越來越多的應(yīng)用到社會生活的各個領(lǐng)域。越來越多的的模擬信號被數(shù)字信號處理技術(shù)所取代,模數(shù)轉(zhuǎn)換器作為模擬信號和數(shù)字信號之間不可或缺的橋梁,也得到了飛速的發(fā)展。
本文主要完成了一個10Bit50MHz Pipeline ADC的設(shè)計與實現(xiàn),重點討論了流水線結(jié)構(gòu)所采用的相關(guān)技術(shù),影響模數(shù)轉(zhuǎn)換器性能的主要因素。主要研究內(nèi)容包括以下幾個方面:
1.分析比較了各種模數(shù)轉(zhuǎn)
2、換的結(jié)構(gòu)及特點,確定流水線型結(jié)構(gòu)為本文數(shù)轉(zhuǎn)換器所采用的結(jié)構(gòu)。
2.深入分析電路實現(xiàn)過程中的非理想因素對ADC性能的影響,確定每級ADC級間增益,放大器的直流增益、單位增益帶寬等參數(shù)。
3.對電路的關(guān)鍵模塊:采樣保持電路、1.5 Bit MDAC模塊進行了深入分析研究,設(shè)計柵壓自舉開關(guān)電路,精心設(shè)計了增益增強型折疊共源共柵預(yù)算放大器以滿足設(shè)計要求。并對子模塊進行了電路仿真并最終實現(xiàn)版圖設(shè)計。
基于TSMC0.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計.pdf
- 10位200Msps流水線ADC的電路設(shè)計與仿真.pdf
- 10bit 100MSPS Pipeline ADC關(guān)鍵電路模塊的研究與設(shè)計.pdf
- 12位50MHz Pipeline ADC的設(shè)計.pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計.pdf
- 14位流水線ADC中的關(guān)鍵電路設(shè)計.pdf
- CMOS PIPELINE ADC的分析與設(shè)計.pdf
- 8位16Msps流水線型ADC電路設(shè)計研究.pdf
- 12位高速流水線ADC的研究及其關(guān)鍵電路設(shè)計.pdf
- 用于10位高速ADC的采樣-保持電路的仿真設(shè)計.pdf
- 超高速ADC時鐘穩(wěn)定與編碼電路設(shè)計.pdf
- 超高速ADC折疊內(nèi)插結(jié)構(gòu)與電路設(shè)計.pdf
- 一種可配置Pipeline ADC系統(tǒng)設(shè)計與研究.pdf
- 基于SoC低功耗Pipeline ADC的設(shè)計.pdf
- 14位40MSPS帶運放共享技術(shù)的低功耗Pipeline ADC研究與設(shè)計.pdf
- 多通道高速流水線ADC研究與關(guān)鍵電路設(shè)計.pdf
- 高速ADC的輸入輸出接口電路設(shè)計.pdf
- 高速流水線ADC的MDAC電路設(shè)計.pdf
- 超高速Flash ADC集成電路設(shè)計.pdf
- 紅外讀出電路用12位ADC的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論