高速高精度pipeline ADC測試的研究.pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、高速模數(shù)轉(zhuǎn)換器(ADC)被廣泛應用于無線通訊、軍事等領域,其需求量大大增加;同時,當前國外發(fā)達國家對中國實行了高速高精度 ADC的出口許可證限制制度,使得國內(nèi)在 ADC測試這一領域較為落后,因此研究高速高精度 ADC測試技術(shù)具有十分重要的現(xiàn)實意義。
  本文工作的重點是在給出高速高精度 ADC參數(shù)指標定義的基礎上,研究高速高精度 ADC測試理論和方法,完成對高速高精度 ADC的測試。本文選取了ADI公司生產(chǎn)的12Bit,40Msp

2、s高速高精度 pipeline ADC AD9224作為測試芯片,主要研究內(nèi)容和結(jié)果包含以下幾個方面:首先,對 ADC測試的靜態(tài)和動態(tài)參數(shù)指標、相干采樣原理及兩種基本的測試方法進行了詳細的介紹;接著,完整描述了AD9224測試板的基本結(jié)構(gòu)組成和功能,對其測試模塊電路進行原理性分析,并給出了AD9224測試板的結(jié)構(gòu)原理圖;然后,通過對電磁完整性 EMI、信號完整性 SI和電源完整性 PI等相關方面問題的分析,制定了AD9224電路測試 P

3、CB板;最后,對 AD9224的部分性能指標進行了較詳細的測試和檢驗。
  實驗結(jié)果表明,在條件為40M時鐘采樣1M輸入信號下的靜態(tài)測試結(jié)果為:DNL為-0.34LSB~0.38LSB,INL為-0.6LSB~0.6LSB;在條件為40M時鐘采樣2.5M輸入信號下的動態(tài)測試結(jié)果為:SNR為69.79dB,有效位數(shù)為11.07位。本文研究完成的高速測試評估板與搭建的測試系統(tǒng)對 ADC進行測試的思路完全可行,該測試技術(shù)可應用于高速高精

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論