

已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文基于一款航天低功耗專用集成電路科研設(shè)計項目,這是一個信號控制電路,由外部輸入數(shù)據(jù)信息,經(jīng)過解碼、交驗、運算等操作輸出相應(yīng)的控制信號,芯片采用0.5umCMOS工藝。此電路采用全正向的Top—Bottom設(shè)計,由客戶提出要求和輸入數(shù)據(jù)的特征以及工作的環(huán)境制定設(shè)計方案。根據(jù)參數(shù)要求,設(shè)計中使用異步計數(shù),分頻設(shè)計,門控時鐘等低功耗設(shè)計方法來使電路的功耗降到最低。 論文簡單介紹了專用集成電路的設(shè)計技術(shù)及流程,重點闡述了CMOS電路功
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗CMOS集成電路設(shè)計方法的研究.pdf
- 集成電路功耗估計及低功耗設(shè)計.pdf
- 低功耗可擴展FFT專用集成電路的設(shè)計.pdf
- 低功耗集成電路設(shè)計中的多重電力源技術(shù).pdf
- 集成電路低功耗測試方法研究.pdf
- 《專用集成電路設(shè)計基礎(chǔ)》
- 集成電路低功耗設(shè)計方法研究【文獻綜述】
- 深亞微米集成電路的低功耗設(shè)計.pdf
- 微波單片專用集成電路設(shè)計.pdf
- 衛(wèi)星測控專用集成電路設(shè)計.pdf
- 數(shù)字集成電路低功耗設(shè)計方法研究.pdf
- 數(shù)字集成電路低功耗優(yōu)化設(shè)計研究.pdf
- 《專用集成電路設(shè)計》教學大綱
- 基于CMOS工藝高速低功耗模數(shù)轉(zhuǎn)換器集成電路設(shè)計.pdf
- 高效節(jié)能鎮(zhèn)流器專用集成電路設(shè)計.pdf
- 汽車倒車防撞專用集成電路設(shè)計.pdf
- 集成電路低功耗方法及其應(yīng)用研究.pdf
- 峰值檢測專用集成電路設(shè)計.pdf
- 低壓低功耗模擬集成電路設(shè)計的準浮柵技術(shù)研究.pdf
- 集成電路低功耗設(shè)計可逆邏輯綜合及性能分析.pdf
評論
0/150
提交評論