版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、作為集成電路設(shè)計(jì)企業(yè),從傳統(tǒng)設(shè)計(jì)方法到硬件描述語言的設(shè)計(jì)方法的轉(zhuǎn)換,已勢在必行。特別是結(jié)合實(shí)際工作項(xiàng)目,建立自己的IP庫,不斷創(chuàng)新,加快開發(fā)力度,才能立足于競爭日益激烈的IC設(shè)計(jì)行業(yè)。 本課題的研究與實(shí)踐將有助于本公司建立在MCU方面自己的軟核。在此基礎(chǔ)上延伸公司的產(chǎn)品。作為傳統(tǒng)集成電路設(shè)計(jì)企業(yè),缺少先進(jìn)設(shè)計(jì)方法的技術(shù)基礎(chǔ)和雄厚資金,能夠建立自己Top-down的設(shè)計(jì)流程,完成產(chǎn)品設(shè)計(jì)都是需要循序漸進(jìn)的。本論文以此為基礎(chǔ),把此款
2、MCU軟核應(yīng)用到紅外遙控發(fā)射系列電路的開發(fā)。此軟核經(jīng)過了FPGA驗(yàn)證,并且完成了紅外遙控發(fā)射電路的樣品開發(fā),經(jīng)過了硅驗(yàn)證,目前處于出樣階段。帶領(lǐng)團(tuán)隊(duì)逐步建立了自己的Top-Down設(shè)計(jì)流程,并且繼續(xù)開發(fā)出了8位的MOJ軟核,也應(yīng)用到實(shí)際電路中。 此微控制器設(shè)計(jì)的指令系統(tǒng)具有68條操作指令,是四位微處理器mcu的軟核,可以完成數(shù)據(jù)傳送、數(shù)據(jù)操作、邏輯運(yùn)算、判斷比較、跳轉(zhuǎn)、查表和調(diào)用子程序等微操作。提供兩種工作方式的定時(shí)器。
3、 在整個(gè)設(shè)計(jì)過程中,首先制定了MCU的設(shè)計(jì)規(guī)范,定義了設(shè)計(jì)構(gòu)架和劃分了子模塊,對內(nèi)部寄存器進(jìn)行了定義;其次分析了指令表,合理設(shè)計(jì)了指令執(zhí)行的狀態(tài)機(jī);然后完成序列狀態(tài)機(jī)模塊、數(shù)據(jù)通道模塊、總線控制模塊、定時(shí)器模塊等各個(gè)模塊的Verilog編碼設(shè)計(jì);軟件人員開發(fā)了遙控發(fā)射電路的程序,其后經(jīng)過了完全自檢測驗(yàn)證和FPGA原型驗(yàn)證。 本設(shè)計(jì)的關(guān)鍵點(diǎn)為指令執(zhí)行狀態(tài)級(jí)的設(shè)計(jì),每個(gè)指令周期包括8個(gè)機(jī)器時(shí)鐘周期,由取指、譯指、執(zhí)指、RAM讀、寄存
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 4位RISC MCU IP軟核的設(shè)計(jì)研究.pdf
- 8位RISC MCU軟核的設(shè)計(jì).pdf
- 增強(qiáng)型8位MCU IP軟核的設(shè)計(jì).pdf
- 基于Verilog的微控制器軟核設(shè)計(jì).pdf
- 8位MCU IP核的設(shè)計(jì)與應(yīng)用.pdf
- 八位MCU IP核的設(shè)計(jì)與應(yīng)用.pdf
- 基于8位MCU核的智能編碼ASIC設(shè)計(jì).pdf
- 8位嵌入式RISC MCU IP核的設(shè)計(jì).pdf
- 可重用設(shè)計(jì)技術(shù)的研究——MCU和DSP軟核的設(shè)計(jì).pdf
- 16位定點(diǎn)DSP軟核的設(shè)計(jì).pdf
- 功能驗(yàn)證和MCU軟核測試技術(shù)的研究.pdf
- 八位嵌入式RISC MCU IP核設(shè)計(jì)研究.pdf
- 基于MCU軟核的CAN總線控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 8位MCU IP核的功能仿真與FPGA驗(yàn)證.pdf
- 8位CPU軟核設(shè)計(jì)與應(yīng)用研究.pdf
- 一種8位MCU設(shè)計(jì).pdf
- 8位RISC高性能MCU設(shè)計(jì).pdf
- 基于8位MCU IP核的USB控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的32位嵌入式軟核設(shè)計(jì).pdf
- 八位MCU的UART設(shè)計(jì).pdf
評論
0/150
提交評論