版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、鎖相環(huán)(PLL)是一個閉環(huán)負(fù)反饋控制系統(tǒng),能夠?qū)斎胄盘柕南辔缓皖l率進(jìn)行有效地跟蹤。在通信、自動化以及電力系統(tǒng)等領(lǐng)域,鎖相環(huán)得到了廣泛的應(yīng)用。由于其優(yōu)良的性能,已經(jīng)成為各類電子系統(tǒng)中重要的、不可缺少的基本元器件。與模擬鎖相環(huán)相比,全數(shù)字鎖相環(huán)(ADPLL)具有參數(shù)穩(wěn)定、抗干擾能力強(qiáng)以及易于集成等特點(diǎn)。另外,ADPLL解決了模擬鎖相環(huán)中存在的壓控振蕩器非線性、鑒相器精度不高、各個部件易于飽和、以及高階系統(tǒng)不穩(wěn)定等難題,因此,ADPLL得到
2、了越來越多的應(yīng)用。
到目前為止,全數(shù)字鎖相環(huán)的結(jié)構(gòu)和控制方式已經(jīng)是多種多樣了,而鎖定時(shí)間短、同步誤差小、跟蹤頻率范圍廣以及抗干擾能力強(qiáng)等是衡量一個鎖相環(huán)系統(tǒng)優(yōu)良的標(biāo)準(zhǔn)。針對傳統(tǒng)全數(shù)字鎖相環(huán)設(shè)計(jì)中因控制參數(shù)固定而導(dǎo)致頻率跟蹤范圍窄的問題,本文設(shè)計(jì)了一種采用自適應(yīng)控制與PI控制相結(jié)合的方法實(shí)現(xiàn)的新型全數(shù)字鎖相環(huán),該鎖相環(huán)可以使環(huán)路的帶寬隨輸入信號頻率的改變而自動改變。另外,針對傳統(tǒng)數(shù)字鎖相環(huán)鎖定時(shí)間與抗干擾能力之間無法協(xié)調(diào)控制的問
3、題,本文通過所設(shè)計(jì)的自適應(yīng)控制器根據(jù)相差的大小將環(huán)路捕捉過程分為快捕區(qū)、過渡區(qū)以及慢捕區(qū),使控制參數(shù)隨這三個過程自動調(diào)節(jié),有效解決了環(huán)路鎖定時(shí)間與抗噪聲性能之間矛盾的問題。另外,當(dāng)輸入信號頻率發(fā)生突變后,傳統(tǒng)的全數(shù)字鎖相環(huán)會重新開始較長的鎖定過程,本文針對這個問題,設(shè)計(jì)了一種頻率控制字預(yù)置電路,該電路可以使環(huán)路在一個周期實(shí)現(xiàn)對信號的鎖定,大大減小了鎖定時(shí)間。
本文在研究環(huán)路各模塊以及分析整體數(shù)學(xué)模型的基礎(chǔ)上,最終,在Quart
4、us II軟件環(huán)境下,采用自頂向下的模塊化設(shè)計(jì)思路完成了整個系統(tǒng)電路的設(shè)計(jì),并進(jìn)行了編譯、綜合和仿真,最后在可編程器件上完成硬件實(shí)測。軟件功能仿真與硬件實(shí)測結(jié)果表明:所設(shè)計(jì)的鎖相環(huán)的帶寬隨輸入信號的頻率改變而改變,同時(shí)相比傳統(tǒng)PI控制鎖相環(huán),鎖定時(shí)間較短且同步誤差較小,可用于有快速同步需求的場合。當(dāng)系統(tǒng)時(shí)鐘為50MHz時(shí),在環(huán)路分頻系數(shù)為N=64的情況下,環(huán)路的鎖定時(shí)間最慢在8個輸入信號周期,最快可在一個周期完成鎖定,環(huán)路穩(wěn)定時(shí)的同步誤
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì)與研究.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)與應(yīng)用.pdf
- FPGA內(nèi)全數(shù)字延時(shí)鎖相環(huán)的設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全數(shù)字鎖相環(huán)設(shè)計(jì)
- 智能全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 基于TDC的全數(shù)字鎖相環(huán)研究與設(shè)計(jì).pdf
- 應(yīng)用于十萬門FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 基于游標(biāo)環(huán)形的全數(shù)字鎖相環(huán)研究與設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的全數(shù)字鎖相環(huán)設(shè)計(jì)
- 基于FPGA的全數(shù)字鎖相環(huán)電機(jī)調(diào)速系統(tǒng)研究.pdf
- 基于fpga的數(shù)字鎖相環(huán)設(shè)計(jì)[開題報(bào)告]
- 基于線性增強(qiáng)TDC的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 三階全數(shù)字鎖相環(huán)技術(shù)研究與FPGA設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)的研究與設(shè)計(jì)畢業(yè)設(shè)計(jì)
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計(jì)【文獻(xiàn)綜述】
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計(jì)【開題報(bào)告】
評論
0/150
提交評論