

已閱讀1頁,還剩107頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著數(shù)字信號處理應用領域的持續(xù)拓展和數(shù)字信號處理技術的深入發(fā)展,數(shù)字信號處理平臺的性能要求不斷提高,由DSP組成的單一系統(tǒng)往往不能滿足實時性要求很高的高性能計算需求。采用DSP和FPGA協(xié)同處理構架能發(fā)揮兩者各自的優(yōu)勢,有效提升系統(tǒng)運算性能,降低系統(tǒng)整體功耗,具有重要的工程應用價值。
本文探討了DSP和FPGA協(xié)同處理構架以及FPGA中若干通信和運算IP核的設計技術,并完成了基于多核DSP和大容量FPGA的信號處理模塊硬件設計
2、。在基于全交換互連結構IP核的FPGA工程構架中,研究了采用AXI4-Stream協(xié)議的自定義IP核通用標準總線接口,設計并完成了多個通信接口IP核和高性能運算IP核,包括SRIO接口IP核與協(xié)方差運算IP核。SRIO接口IP核采用多級數(shù)據(jù)緩存結構,支持多種I/O事務包解析、數(shù)據(jù)分類、數(shù)據(jù)反壓;協(xié)方差運算IP核采用大規(guī)模并行結構,實現(xiàn)了協(xié)方差矩陣的快速計算,并可參數(shù)配置IP核,提高了IP核的復用性。
經(jīng)實驗驗證,DSP和FPG
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SOPC的控制模塊及其IP核設計技術研究.pdf
- 雷達信號處理常用模塊的IP核設計.pdf
- 基于FPGA和DSP的圖像處理技術研究.pdf
- 基于FPGA的視頻處理IP核設計.pdf
- 基于FPGA和DSP雙核圖像處理的AGV視覺導引關鍵技術研究.pdf
- 基于FPGA的雷達信號處理模塊設計.pdf
- 雷達信號處理在FPGA中的IP核設計與實現(xiàn).pdf
- 基于FPGA和DSP的SAR成像信號處理板設計.pdf
- 基于DSP和FPGA的保密信息處理模塊設計.pdf
- 雷達信號處理關鍵IP核的FPGA實現(xiàn)與驗證.pdf
- 基于FPGA和雙DSP結構的視頻處理模塊設計及驗證.pdf
- 基于微處理器IP核的ASIC設計技術研究.pdf
- 基于FPGA和DSP的雷達信號處理機的設計.pdf
- 基于FPGA的高速實時信號處理技術研究.pdf
- 基于FPGA的信號處理算法模塊設計.pdf
- 基于FPGA的矩陣求逆IP核設計技術及其實驗平臺設計.pdf
- 32位浮點DSP處理器ALU研究及其IP核設計.pdf
- 基于CPLD-FPGA的IP核設計.pdf
- 基于DSP的電子偵察信號處理技術研究.pdf
- 基于DSP和FPGA為核心的通信信號處理硬件平臺設計.pdf
評論
0/150
提交評論