已閱讀1頁,還剩68頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著多媒體技術(shù)的快速發(fā)展,越來越多的應(yīng)用展現(xiàn)出了“流”的特性。這類應(yīng)用數(shù)據(jù)量龐大,計(jì)算密集度高,需要處理器提供強(qiáng)大的并行計(jì)算的能力。流處理器是針對流應(yīng)用而被提出的新型的計(jì)算機(jī)體系結(jié)構(gòu)。流處理器包含多個(gè)運(yùn)算核心,為了開發(fā)數(shù)據(jù)并行度,它們通常采用SIMD或MIMD的結(jié)構(gòu),但前者受限于單通道主存儲(chǔ)器的帶寬而無法發(fā)揮處理器的最高性能,后者雖然靈活但卻會(huì)極大地增加系統(tǒng)復(fù)雜度。
在上述背景下,本文基于簇狀流處理器提出了任務(wù)流水化機(jī)制。在該
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能Java處理器設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 高性能數(shù)字信號處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于高性能網(wǎng)絡(luò)處理器的NIPS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 低電壓高性能流水線模數(shù)轉(zhuǎn)換器的結(jié)構(gòu)研究與實(shí)現(xiàn).pdf
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與fpga實(shí)現(xiàn)
- ESCA高性能處理器控制內(nèi)核的研究與實(shí)現(xiàn).pdf
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 一種高性能向量處理器的實(shí)現(xiàn).pdf
- 低功耗高性能信號處理器的結(jié)構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能流水線模數(shù)轉(zhuǎn)換器核心算法與電路實(shí)現(xiàn).pdf
- 基于網(wǎng)絡(luò)處理器的高性能路由器轉(zhuǎn)發(fā)面的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能BWDSP處理器指令Cache研究與設(shè)計(jì).pdf
- 高速高性能FFT處理器的VLSI實(shí)現(xiàn)研究.pdf
- 高性能X處理器浮點(diǎn)部件的實(shí)現(xiàn)和優(yōu)化.pdf
- 高性能專用數(shù)字協(xié)處理器的設(shè)計(jì)與測試.pdf
- 高性能處理器存取關(guān)鍵技術(shù)的設(shè)計(jì)與優(yōu)化.pdf
- 高性能處理器電流測試的研究.pdf
- 高性能流水線型模數(shù)轉(zhuǎn)換器設(shè)計(jì)方法研究.pdf
- 高性能流水線模數(shù)轉(zhuǎn)換器的關(guān)鍵電路研究.pdf
評論
0/150
提交評論