高性能專用數(shù)字協(xié)處理器的設(shè)計與測試.pdf_第1頁
已閱讀1頁,還剩100頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、CORDIC算法通過簡單的加法和移位操作就可以完成三角函數(shù)、指數(shù)函數(shù)和對數(shù)函數(shù)等超越函數(shù)的計算,且該算法是一種規(guī)則化的算法,結(jié)構(gòu)簡單,可以很容易在硬件上實現(xiàn)。目前CORDIC算法已經(jīng)被成功地應(yīng)用于FFT、DCT等數(shù)字信號處理等領(lǐng)域。
  本論文將研究設(shè)計一種專用的高性能數(shù)字協(xié)處理器,該協(xié)處理器的設(shè)計目標(biāo)是超高速運算一些特定超越函數(shù)。而不是處理所有的數(shù)字運算,從而將簡單的數(shù)字運算交給通用CPU去處理,這樣就可以使用低廉的成本達(dá)到專用

2、的高速實時信號處理要求,并且同時設(shè)計嵌入式的協(xié)處理器的性能測試系統(tǒng),該系統(tǒng)可以準(zhǔn)確的測量協(xié)處理器的單次運算時間、突發(fā)式多次運算時間及協(xié)處理器的平均工作電流。本課題的創(chuàng)新點在于,對協(xié)處理器的低功耗、高性能設(shè)計方面提出了動態(tài)數(shù)字電路的概念。將CORDIC算法的三種硬件實現(xiàn)模式:順序計算模式、并行級聯(lián)模式、管道流水線模式分時加載到FPGA的相同邏輯單元之中,在不增加硬件資源的情況下,將低功耗和高性能有機結(jié)合到一塊FPGA之中,為該系統(tǒng)的實際應(yīng)

3、用帶來了廣闊的前景。本課題研究的高性能專用數(shù)字協(xié)處理器及其測試系統(tǒng)分為以下幾個部分:
  1.基于FPGA的高性能低功耗數(shù)字協(xié)處理器硬件系統(tǒng)。
  2.基于CPLD的數(shù)字協(xié)處理器ISP配置電路硬件系統(tǒng)。
  3.基于MSP430F2418處理器的數(shù)字協(xié)處理器測試平臺硬件系統(tǒng)。
  4.基于CORIDC算法的三種數(shù)字協(xié)處理器內(nèi)核軟件。
  5.ISP配置電路軟件。
  6.數(shù)字協(xié)處理器測試平臺軟件系統(tǒng)。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論