版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、中國散裂中子源(CSNS)是由加速器提供的高能質(zhì)子轟擊重金屬靶而產(chǎn)生中子的大科學(xué)裝置,可以提供高通量中子源,為涉及物質(zhì)材料的物性和微觀結(jié)構(gòu)與動(dòng)態(tài)的眾多前沿學(xué)科提供一個(gè)功能強(qiáng)大的綜合性研究平臺。
高通量粉末衍射儀(HIPD)作為CSNS中一個(gè)重要的譜儀,通過采用中子粉末衍射技術(shù)可以研究物質(zhì)的晶體結(jié)構(gòu)和磁結(jié)構(gòu)。3He管探測器作為高通量粉末衍射儀結(jié)構(gòu)中的一部分,可以記錄下散射出來的中子的飛行時(shí)間和入射位置,進(jìn)而獲得不同波長的入射
2、中子的散射圖樣,從而了解樣品的結(jié)構(gòu)信息。其中,電荷測量電路作為3He正比管探測器電子學(xué)讀出系統(tǒng)的核心,通過數(shù)據(jù)獲取及處理,可以計(jì)算出粒子擊中3He管的具體位置。
本文主要是以散裂中子源高通量粉末衍射儀中的3He管探測器電荷測量電子學(xué)系統(tǒng)的研究為背景,設(shè)計(jì)了一個(gè)基于FPGA的數(shù)據(jù)獲取電路,主要對濾波成形后的信號進(jìn)行放大并將單端信號轉(zhuǎn)化為差分信號,然后用ADC對信號進(jìn)行模數(shù)轉(zhuǎn)換并將轉(zhuǎn)換后的數(shù)字信號傳輸至FPGA進(jìn)行處理,最后使
3、用FPGA內(nèi)部集成的RocketIO模塊將數(shù)據(jù)通過子母板接口傳輸至母板進(jìn)行下一步處理。完成了電路的整體結(jié)構(gòu)和各個(gè)模塊的具體硬件設(shè)計(jì),并采用子板規(guī)范完成了PCB設(shè)計(jì),使用Verilog HDL語言在ISE13.3開發(fā)環(huán)境下完成了FPGA的固件開發(fā),實(shí)現(xiàn)了串行數(shù)據(jù)的解串和高速數(shù)據(jù)的串行傳輸。最后完成了電路的調(diào)試工作并對ADC的性能進(jìn)行了測試和分析。經(jīng)過測試,基于FPGA的數(shù)據(jù)獲取電路能夠正常的工作,ADC的有效位11.5bit,積分非線性為
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的快速數(shù)據(jù)獲取系統(tǒng)的研制.pdf
- 基于FPGA硬件算法的核能譜數(shù)據(jù)獲取研究.pdf
- 基于FPGA的塊莖電阻成像數(shù)據(jù)獲取系統(tǒng)研究.pdf
- 基于FPGA的PCI-E數(shù)據(jù)采集電路設(shè)計(jì).pdf
- 基于FPGA的數(shù)據(jù)采集系統(tǒng)的研究.pdf
- 基于fpga的gps數(shù)據(jù)采集存儲電路設(shè)計(jì)開題報(bào)告
- 基于FPGA的光柵信號處理電路研究.pdf
- 基于FPGA的概率電路仿真方法研究.pdf
- 基于FPGA的精密時(shí)間-數(shù)字轉(zhuǎn)換電路研究.pdf
- 基于OPC技術(shù)的數(shù)據(jù)獲取應(yīng)用.pdf
- 基于本體的Web生物數(shù)據(jù)獲取技術(shù)的研究.pdf
- 基于SRAM PUFs的熵獲取電路的設(shè)計(jì).pdf
- 基于FPGA的片上電路進(jìn)化設(shè)計(jì)研究.pdf
- 基于FPGA的偏振圖像獲取系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga數(shù)字秒表電路的設(shè)計(jì)
- 基于FPGA的高速數(shù)據(jù)記錄系統(tǒng)的研究.pdf
- 基于FPGA的數(shù)據(jù)采集系統(tǒng).pdf
- 數(shù)據(jù)空間中基于數(shù)據(jù)世系的關(guān)聯(lián)關(guān)系獲取方法研究.pdf
- 基于FPGA的中頻電源控制電路的研究.pdf
- 基于FPGA的脈沖軌道電路頻域算法研究.pdf
評論
0/150
提交評論