卷積Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf_第1頁
已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、卷積Turbo碼因其優(yōu)異的糾錯性能越來越受人門的關注,而編碼器和譯碼器是編碼理論實際應用的重點和難點。論文根據(jù)IEEE802.16e標準,以低時延、高吞吐量、支持高時鐘頻率、參數(shù)可配置為目標,對卷積Turbo碼編碼器和譯碼器的FPGA實現(xiàn)進行研究。
   論文介紹了卷積Turbo碼編碼原理,之后采用至上而下的方法對編碼器進行設計。序列交織器和子塊交織器是編碼器的重要組成部分,也是提高編碼器時鐘頻率的瓶頸。論文采用基于查找表的方法

2、,實現(xiàn)的交織器具有結構簡單、通用性強、時延小、邏輯鏈路短等優(yōu)點。在系統(tǒng)最高時鐘頻率得以保證的前提下,論文還對交織器的存儲空間進行了合理的劃分,盡量減小內嵌RAM的開銷。此外論文還對編碼器流程做了詳細而合理的設計,以減小編碼器時延,提高吞吐量。
   類似的,在譯碼器設計之前介紹了譯碼原理,詳細推導了MAP譯碼算法和Max-log-MAP譯碼算法,主要包括分支度量、前向狀態(tài)度量、后向狀態(tài)度量、外部信息、對數(shù)似然比的計算。
 

3、  分析了卷積Turbo碼譯碼器的關鍵路徑,和傳統(tǒng)Turbo碼譯碼器一樣,關鍵路徑存在于前/后向狀態(tài)度量計算單元,由加法器、求最大值邏輯鏈路、歸一化處理邏輯鏈路組成。不同的是求最大值操作對象由二個變成四個,這也是CTC譯碼器的最高時鐘頻率比傳統(tǒng)Turbo碼譯碼器的最高時鐘頻率低的原因。專門設計了四個數(shù)掘求最大值邏輯鏈路,并放棄狀態(tài)度量歸一化處理操作以縮短關鍵路徑,提高系統(tǒng)最高時鐘頻率。
   為了減小譯碼時延,提高吞吐量,采取

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論