

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文以Turbo碼編譯碼器的FPGA實(shí)現(xiàn)為目標(biāo),對(duì)Turbo碼編譯碼原理和迭代譯碼算法的硬件語(yǔ)言實(shí)現(xiàn)進(jìn)行了深入研究。 本文首先在理論上對(duì)Turbo碼的編譯碼原理進(jìn)行了深入研究,分別介紹了PCCC、SCCC和HCCC三種Turbo碼編碼結(jié)構(gòu),然后對(duì)Turbo編碼器中的幾個(gè)關(guān)鍵問(wèn)題進(jìn)行了討論。接著介紹了Turbo譯碼器的結(jié)構(gòu)、Turbo碼迭代譯碼思想以及兩類譯碼算法:MAP類算法和SOVA算法,并對(duì)兩種算法作了分析比較。 在
2、對(duì)Turbo碼編譯碼原理和迭代譯碼算法深入理解的基礎(chǔ)上,并綜合考慮性能和復(fù)雜度,本文采用了PCCC的編碼結(jié)構(gòu)和SOVA譯碼算法來(lái)實(shí)現(xiàn)Turbo編譯碼器。在軟件設(shè)計(jì)方面,本文用VHDL語(yǔ)言分別實(shí)現(xiàn)了Turbo編碼器、基于SOVA算法的Turbo譯碼器以及數(shù)字化的高斯加性白噪聲信道。在硬件設(shè)計(jì)方面,在綜合考慮系統(tǒng)性能、成本和升級(jí)空間等因素的基礎(chǔ)上,本文選擇了Altera公司的Cyclone Ⅱ器件來(lái)設(shè)計(jì)Turbo碼編譯碼器的硬件平臺(tái),完成了
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- Turbo碼譯碼器設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- Turbo碼編譯碼器FPGA實(shí)現(xiàn)的研究.pdf
- 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn).pdf
- 卷積Turbo碼編譯碼器FPGA實(shí)現(xiàn)的研究.pdf
- Turbo碼編譯碼器的研究與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- Turbo碼編碼-譯碼算法及其FPGA實(shí)現(xiàn)方法的研究.pdf
- Turbo碼譯碼器的研究與實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器設(shè)計(jì).pdf
- Turbo碼譯碼器的模擬VLSI實(shí)現(xiàn)研究.pdf
- Turbo碼編譯碼器的研究與實(shí)現(xiàn).pdf
- Turbo碼譯碼算法研究及其FPGA實(shí)現(xiàn).pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- Turbo碼編譯碼器的研究及DSP實(shí)現(xiàn).pdf
- LDPC碼譯碼器FPGA實(shí)現(xiàn)研究.pdf
- Turbo碼編碼譯碼算法與FPGA實(shí)現(xiàn)方法的研究.pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的高速并行Turbo碼譯碼器的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論