版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯能力,如使用差錯控制編碼。自仙農(nóng)定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件
2、實現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現(xiàn)場可編程門陣列(FPGA)平臺上實現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現(xiàn)的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時,可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時延小于124u
3、s。本文還使用EP2C35FPGA芯片設(shè)計了系統(tǒng)開發(fā)板。該開發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測試結(jié)果表明,本文所實現(xiàn)的并行Turbo編譯碼器及其開發(fā)板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計與實現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計,還提出了一種基于多端口存儲器的并行子交織器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的Turbo碼編譯碼器實現(xiàn).pdf
- Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf
- 卷積Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf
- Turbo碼編譯碼器的研究與FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
- 基于HSPA的并行Turbo編譯碼器設(shè)計.pdf
- 純整數(shù)運算分塊并行Turbo編譯碼器的FPGA設(shè)計.pdf
- LTE系統(tǒng)Turbo編譯碼器的設(shè)計與FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- 一種有效QC-LPDC設(shè)計及編譯碼器FPGA實現(xiàn).pdf
- 純整數(shù)LOG-MAP Turbo編譯碼器FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- 基于FPGA的Turbo碼編譯碼器設(shè)計.pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計與實現(xiàn).pdf
- Turbo碼編譯碼器的研究與實現(xiàn).pdf
- Turbo碼編譯碼器的研究及DSP實現(xiàn).pdf
- 高速并行Turbo譯碼器的設(shè)計與實現(xiàn).pdf
- LTE系統(tǒng)中Turbo譯碼器并行實現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實現(xiàn).pdf
- 基于DSP的Turbo碼編譯碼器的實現(xiàn).pdf
評論
0/150
提交評論