版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、隨著對高處理能力、網(wǎng)絡通信、實時多任務,超低功耗這些需求的增長,傳統(tǒng)8位處理器已經(jīng)不能滿足新產(chǎn)品的要求了,高端嵌入式處理器已經(jīng)得到了普遍的重視和應用.ARM是目前嵌入式領域應用最廣泛的RISC微處理器結(jié)構(gòu),該文研究了基于ARM處理器的嵌入式系統(tǒng)的開發(fā),介紹了利用一款ARM微處理器和FPGA設計的四路E1中繼板卡的硬件結(jié)構(gòu)和工作原理,并在這個硬件平臺上進行軟件開發(fā)的過程.該四路E1收發(fā)器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mb
2、ps,能夠同時負載120個用戶的通信,解決了數(shù)字環(huán)路系統(tǒng)中卡槽數(shù)目限制的問題.目前,建立在G. 703基礎上的El接口在分組網(wǎng)、幀中繼網(wǎng)、GSM移動基站及軍事通信中得到廣泛的應用,傳送語音信號、數(shù)據(jù)、圖像等業(yè)務.文中首先分析了當前數(shù)字環(huán)路系統(tǒng)的發(fā)展現(xiàn)狀和趨勢,隨著網(wǎng)絡通信的用戶數(shù)目及信息量的猛增,拓寬數(shù)據(jù)傳輸?shù)耐ǖ朗且豁椦芯繜狳c,這是開發(fā)四路E1收發(fā)器的一個目的.接著敘述了數(shù)字環(huán)路系統(tǒng)的結(jié)構(gòu)和工作原理,即四路E1收發(fā)器的應用環(huán)境,著重介
3、紹了四路E1板卡在整個系統(tǒng)中所扮演的角色和嵌入式處理器ARM的體系結(jié)構(gòu)和特點,鑒于數(shù)據(jù)傳輸中對時鐘的要求比較嚴格,該文還介紹了FPGA技術,應用它主要是為系統(tǒng)提供各個精確的時鐘.然后,在分析了四路E1收發(fā)器的工作原理和比較了各類處理器特點的基礎上,提出了四路E1收發(fā)器的硬件設計,分別介紹了時鐘模塊、系統(tǒng)接口電路、存儲系統(tǒng)模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協(xié)議后,再根據(jù)系
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于ARM處理器的無線數(shù)據(jù)傳輸技術.pdf
- 基于ARM9處理器的數(shù)據(jù)傳輸終端的設計.pdf
- 基于OR1200微處理器的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)設計及其FPGA實現(xiàn).pdf
- 可重構(gòu)處理器中基于動態(tài)調(diào)度的數(shù)據(jù)傳輸隱藏的設計與評估.pdf
- GSM無線數(shù)據(jù)傳輸?shù)难芯亢蛻?pdf
- 基于FPGA的數(shù)據(jù)傳輸系統(tǒng)基帶處理單元的設計.pdf
- 網(wǎng)格環(huán)境中數(shù)據(jù)傳輸服務的研究與應用.pdf
- 基于ARM的無線數(shù)據(jù)傳輸系統(tǒng)設計與實現(xiàn).pdf
- 基于FPGA的多接口數(shù)據(jù)傳輸技術.pdf
- 基于ARM和GPRS的遠程數(shù)據(jù)傳輸監(jiān)測系統(tǒng).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O計與實現(xiàn).pdf
- 基于排列碼的安全算法在數(shù)據(jù)傳輸系統(tǒng)中的研究.pdf
- 基于usb3.0的數(shù)據(jù)傳輸在數(shù)字印刷中的應用研究
- 基于ARM的無線數(shù)據(jù)傳輸系統(tǒng)的設計和實現(xiàn).pdf
- 基于ARM與GPRS的無線數(shù)據(jù)傳輸系統(tǒng)的設計.pdf
- 基于FPGA的低延遲數(shù)據(jù)傳輸設計.pdf
- 基于FPGA的高速CPM數(shù)據(jù)傳輸系統(tǒng).pdf
- 基于FPGA和PCI總線高速數(shù)據(jù)傳輸板的開發(fā).pdf
- 基于多核處理器的高速數(shù)碼印花機數(shù)據(jù)傳輸處理系統(tǒng)硬件設計.pdf
- 機會網(wǎng)絡的數(shù)據(jù)傳輸與應用研究.pdf
評論
0/150
提交評論