2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著時(shí)代的進(jìn)步和科技的發(fā)展,通用的處理芯片如FPGA、DSP、PowerPC等發(fā)展迅猛,然而由于高性能嵌入式實(shí)時(shí)處理平臺(tái)是由FPGA、DSP、存儲(chǔ)設(shè)備、IO等處理部件組成的綜合化的系統(tǒng),通過單獨(dú)提高某個(gè)處理器的性能并不能滿足整體性能的提升要求。例如以PCI、VME為代表的傳統(tǒng)總線已經(jīng)在一定程度上阻礙了嵌入式處理平臺(tái)性能的提升,目前以串行RapidIO為代表的新的總線結(jié)構(gòu)在一定程度上能夠增大總線帶寬和數(shù)據(jù)傳輸速率。因此,基于RapidIO

2、的高性能嵌入式實(shí)時(shí)處理平臺(tái)的研究就顯得格外的重要了。
  論文是針對(duì)某企業(yè)所承擔(dān)的預(yù)研科研課題實(shí)現(xiàn)基于RapidIO嵌入式實(shí)時(shí)系統(tǒng)。論文首先簡單的介紹了嵌入式處理平臺(tái)研究的課題意義及國內(nèi)外現(xiàn)狀,其次詳細(xì)分析嵌入式處理平臺(tái)軟硬件構(gòu)架及軟硬件的總體設(shè)計(jì),硬件電路設(shè)計(jì)包含F(xiàn)PGA、DSP、PowerPC等高性能處理器,以及除串行RapidIO之外的CAN總線、RS485總線、光纖等通訊接口,電源設(shè)計(jì)、電路調(diào)試,最后實(shí)現(xiàn)了嵌入式平臺(tái)的硬件

3、設(shè)計(jì);并且在該硬件平臺(tái)上移植了Vxworks操作系統(tǒng),然而由于Vxworks操作系統(tǒng)啟動(dòng)時(shí)間非常的緩慢,影響嵌入式處理平臺(tái)的整體性能,筆者通過對(duì)板級(jí)支持包的理解,分析了Vxworks操作系統(tǒng)的整體啟動(dòng)過程及啟動(dòng)的時(shí)間分布。論文通過實(shí)現(xiàn)對(duì)板級(jí)支持包的修改提出了一種集安全性、高效性于一體的操作系統(tǒng)啟動(dòng)方案,較好的完成了操作系統(tǒng)的啟動(dòng)優(yōu)化設(shè)計(jì)。筆者通過軟件程序設(shè)計(jì)完成了軟件的在線更新,使后續(xù)的維護(hù)和升級(jí)更加便捷。論文通過搭建一個(gè)RapidIO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論