版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、復旦大學碩士學位論文高性能嵌入式同步SRAM的研究與設計姓名:曹妙申請學位級別:碩士專業(yè):電子與通信工程指導教師:洪志良20091008AbstractSRAM,whichhasbecomeacriticalcomponentofmodemVLSI,hasattractedmuchmoreattentionrecentlyThispapermalnlyfocusesonhowtodesignahigllperformanceSRAMAf
2、tertheresearchofSRAMcellsandperipherycircuits,wetrytofindawaytoacceleratethereadandwriteoperationspeed,andreducethepowerdissipationThispaperfirstintroducestheprincipleofhowtodecideSRAMarraysizeItshowsthatlargearraysizelo
3、wersspeedandincreasespowerdissipationwhilesmallarraysizeincreaseschipcostsWordlinedecoderinfluencesthedelayfromclocktowordlinedirectlySOit’SnecessarytodesignahighspeedwordlinedecoderInVDSMprocess,interconnect&layisdomina
4、ntWordlineresistancecanbedecreasedbyenlargingthewidthofwordlinemetalThus,thewordlinespeedisacceleratedandthepowerisreducedAlso,bitlinecapacitancescanbereducedbyreducingthewidthofbitlinemetal,SOthechargesinthebitlinewillb
5、edischargedquicklyTheuseofprechargecircuitsandsenseamplifiercircuitsgreatlyacceleratesthereadspeedVoltagelatchedsenseamplifierispopularbecauseofitssmallareafastspeedandllighsensitivityThispaperreportsthedesignof64KbSRAM、
6、析tllCMOSsixtransistorSRAMcellItuses65nmCMOSNwellprocesswinlonepolyandfivelevelmetalsAfterpostlayoutsimulation,itshowsthat,whenatSScomerand125“(2,麗tllasupplyvoltageof09vthetimefromthehighedgeofclocktothedataoutputsignal一R
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 嵌入式SRAM性能模型與優(yōu)化.pdf
- VDSM嵌入式SRAM設計研究.pdf
- 嵌入式SRAM優(yōu)化設計.pdf
- 高速低功耗嵌入式SRAM研究與設計.pdf
- 嵌入式128Kb SRAM的研究與設計.pdf
- 高性能嵌入式MCU內核設計與功能擴展.pdf
- 高速低功耗嵌入式SRAM的設計研究.pdf
- 嵌入式SRAM的可測性設計研究.pdf
- 嵌入式SRAM編譯器的設計.pdf
- 高速低功耗嵌入式SRAM的設計.pdf
- 高性能雙端口嵌入式存儲器的研究與設計.pdf
- 嵌入式SoC片上SRAM PUF的設計與實現(xiàn).pdf
- 高性能嵌入式CPU旁路轉換單元設計.pdf
- 嵌入式CPU的納米尺度SRAM設計研究.pdf
- 嵌入式SRAM的優(yōu)化設計方法與測試技術研究.pdf
- 高性能低功耗嵌入式內存管理單元設計研究.pdf
- 嵌入式SRAM內建自測試設計.pdf
- 嵌入式SRAM編譯器設計與IP驗證.pdf
- 40nm高速嵌入式SRAM IP設計.pdf
- 嵌入式系統(tǒng)的片上SRAM編譯優(yōu)化研究.pdf
評論
0/150
提交評論