基于ARM體系結(jié)構(gòu)流水線的研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩89頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、嵌入式微處理器大量應(yīng)用于各種消費類電子產(chǎn)品中,如手機、數(shù)碼相機以及汽車信息系統(tǒng)等。隨著嵌入式應(yīng)用對計算能力要求的不斷提高,32位嵌入式處理器應(yīng)用日益廣泛,其中ARM處理器的應(yīng)用范圍非常廣闊。
  處理器設(shè)計是一項高度復(fù)雜和高科技含量的核心技術(shù),長期以來只為少數(shù)幾個國家的幾個公司和實驗室所掌握。在這種背景下,探索處理器設(shè)計和實現(xiàn)的合理方案,加快我國處理器研究的前進步伐,就顯得意義重大。
  在研究流水線理論的基礎(chǔ)上,并參考其它

2、處理器的流水線結(jié)構(gòu),本文設(shè)計采用了5級流水線結(jié)構(gòu),分別是取指、譯碼、執(zhí)行、訪存和寫回。在深入研究ARM處理器的體系結(jié)構(gòu)、編程模式和指令系統(tǒng)之后,設(shè)計了一個處理器流水線系統(tǒng)。采用VerilogHDL描述完成了取指、譯碼、ALU單元、移位器等功能模塊設(shè)計,流水線系統(tǒng)與ARM指令系統(tǒng)和編程模式基本兼容。借鑒Michael Gschwind等人把控制器功能劃分的思想,本文把控制器的功能分散到各個流水段中。由于簡化了流水線各段之間的控制關(guān)系,因此

3、不會造成流水線效率的下降。
  流水線相關(guān)是造成流水線效率下降的根本原因,本文設(shè)計通過采用指令存儲器和數(shù)據(jù)存儲器分離的哈佛結(jié)構(gòu),避免了取指和訪存的結(jié)構(gòu)相關(guān);采用分支預(yù)測方案,減少了流水線的控制相關(guān);采用數(shù)據(jù)旁路、提前形成標(biāo)志位、延遲使用操作數(shù)方案,減少了流水線的數(shù)據(jù)相關(guān),較好地解決了流水線相關(guān)問題。
  在完成處理器流水線系統(tǒng)設(shè)計之后,針對分支預(yù)測、數(shù)據(jù)旁路等設(shè)計方案,編寫了測試指令并驗證其正確性和有效性。在QuartusⅡ

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論