版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著數(shù)字多媒體技術(shù)的飛速發(fā)展,人們對視頻圖像傳輸?shù)馁|(zhì)量和實時性提出了更高的要求。由于傳輸信道特性的不理想及噪聲的存在,使接收到的信號不可避免地會出現(xiàn)差錯,從而導(dǎo)致圖像質(zhì)量的下降。為此必須采用信道編碼的方式來提高信息傳輸?shù)目煽啃浴?br> 為進一步改善936C視頻圖像傳輸系統(tǒng)的性能,本文提出了級聯(lián)碼結(jié)合交織技術(shù)的糾錯方案,即將RS碼,分組交織,卷積碼三種編譯碼技術(shù)相融合以實現(xiàn)糾錯。本文主要工作及貢獻如下:
1、將數(shù)字攝
2、像頭采集的動態(tài)視頻圖像,使用Z228圖像處理芯片進行MPEG4壓縮編碼,完成了圖像壓縮和回放的硬件電路設(shè)計;
2、闡述了RS碼,分組交織,卷積碼的編解碼的原理,給出了整個信道編解碼模塊的設(shè)計方案,并利用Xilinx公司FPGA芯片XC3S2000研制了實時的信道編解碼器。
3、在編譯碼模塊設(shè)計中,通過設(shè)置一個接收緩沖區(qū),解決了編碼器的碼率不匹配問題;在RS解碼算法的實現(xiàn)中,引入了流水線機制,提高了譯碼的效率;
3、
4、在Viterbi譯碼器設(shè)計中,采用新的ACS設(shè)計方法,避免了分支度量值的溢出,節(jié)省了硬件資源的消耗;譯碼輸出單元則采用改進的回溯方法,使用四塊RAM同時進行回溯,提高了譯碼的速率。
5、將圖像壓縮編譯碼模塊、兩級信道編解碼器和數(shù)據(jù)幀處理器相級聯(lián),形成一個實時圖像傳輸系統(tǒng)的基帶處理平臺,完成了全部硬件設(shè)計和信道編譯碼FPGA算法的軟件設(shè)計。
在方案中,通過對936C實時圖像傳輸系統(tǒng)基帶處理單
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 串行級聯(lián)編譯碼的設(shè)計與FPGA實現(xiàn).pdf
- 基于FPGA的LDPC編譯碼系統(tǒng)的研究.pdf
- LDPC碼編譯碼算法的研究及其在圖像傳輸中的應(yīng)用.pdf
- RS編譯碼的FPGA實現(xiàn).pdf
- 中國地面數(shù)字電視傳輸標準編譯碼的FPGA設(shè)計.pdf
- 基于FPGA的HDB3編譯碼設(shè)計.pdf
- Turbo碼編譯碼的FPGA研究.pdf
- 基于FPGA的Turbo碼編譯碼器實現(xiàn).pdf
- 基于DVD應(yīng)用的RS編譯碼器的研究和FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- RS編譯碼的FPGA實現(xiàn)研究.pdf
- 符合數(shù)字電視地面?zhèn)鬏攪H的級聯(lián)編譯碼研究與實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- 基于FPGA的Turbo碼編譯碼器設(shè)計.pdf
- 基于以太網(wǎng)接口的Turbo碼編譯碼系統(tǒng)FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
- 基于重配置的RS-CC編譯碼的FPGA設(shè)計.pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計與實現(xiàn).pdf
- 高光譜圖像無損壓縮編譯碼器的FPGA實現(xiàn).pdf
- 基于FPGA的QC-LDPC編譯碼器研究.pdf
評論
0/150
提交評論