版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、論文主要研究QC-LDPC碼和PCGC碼的編譯碼算法的FPGA實(shí)現(xiàn),針對算法中的每一個計算步驟給出詳細(xì)的設(shè)計方法,包括校驗(yàn)矩陣的構(gòu)造、校驗(yàn)矩陣的存儲、碼長和碼率的靈活性選擇方式等參數(shù)。首先介紹幾種經(jīng)典算法的糾錯性能和運(yùn)算復(fù)雜度,選擇合適的算法作為設(shè)計實(shí)現(xiàn)的目標(biāo);其次按照選定的算法的計算步驟設(shè)計每個模塊;最后給出仿真結(jié)果和資源消耗,驗(yàn)證所設(shè)計模塊的正確性和合理性。
論文主要內(nèi)容分為三個部分:
第一部分是介紹QC-LDP
2、C碼的基本概念和RU編碼算法,并進(jìn)行FPGA實(shí)現(xiàn)。選取IEEE802.16e標(biāo)準(zhǔn)中碼率為1/2的基校驗(yàn)矩陣作為QC-LDPC碼FPGA設(shè)計實(shí)現(xiàn)的校驗(yàn)矩陣,設(shè)計實(shí)現(xiàn)了一種擴(kuò)展因子可控、校驗(yàn)矩陣可換的FPGA編碼模塊。最后給出仿真結(jié)果和資源消耗,驗(yàn)證設(shè)計實(shí)現(xiàn)的模塊符合算法要求,具有較強(qiáng)的可移植性。
第二個部分是介紹LDPC碼譯碼算法中硬判決和軟判決兩大類中的經(jīng)典算法WBF算法和最小和算法,并進(jìn)行FPGA實(shí)現(xiàn)。WBF算法的QC-LD
3、PC碼的FPGA模塊具有擴(kuò)展因子可控、校驗(yàn)矩陣可換的特性;最小和算法的QC-LDPC碼的FPGA模塊采用串行譯碼結(jié)構(gòu)。最后給出仿真結(jié)果和資源消耗,驗(yàn)證所設(shè)計模塊的正確性和合理性。
第三部分是研究并行級聯(lián)PCGC碼的結(jié)構(gòu)特點(diǎn),結(jié)合WBF譯碼算法模塊,設(shè)計一種雙加權(quán)比特翻轉(zhuǎn)譯碼算法DWBF,并用FPGA進(jìn)行實(shí)現(xiàn)。最后給出仿真結(jié)果和資源消耗,驗(yàn)證所設(shè)計模塊的正確性和合理性。
本文的研究目的就是為了使得LDPC碼在實(shí)際系統(tǒng)中
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 極化碼編譯碼算法研究及譯碼算法FPGA實(shí)現(xiàn).pdf
- 極化碼的編譯碼算法研究與FPGA實(shí)現(xiàn).pdf
- 卷積碼編譯碼算法研究及其FPGA實(shí)現(xiàn).pdf
- RS編譯碼的FPGA實(shí)現(xiàn)研究.pdf
- RS編譯碼的FPGA實(shí)現(xiàn).pdf
- Turbo乘積碼編譯碼算法研究及其FPGA實(shí)現(xiàn).pdf
- ieee802.16arscc編譯碼vlsi算法研究及fpga實(shí)現(xiàn)
- LDPC編譯碼及其FPGA實(shí)現(xiàn).pdf
- 高速Turbo乘積碼編譯碼算法及其FPGA實(shí)現(xiàn).pdf
- 跳頻通信系統(tǒng)中LDPC編譯碼算法及FPGA的實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼編譯碼算法的設(shè)計與實(shí)現(xiàn).pdf
- 64-QAMPTCM編譯碼技術(shù)的研究及FPGA實(shí)現(xiàn).pdf
- 高性能RS碼編譯碼研究及FPGA實(shí)現(xiàn).pdf
- Turbo編譯碼及其FPGA實(shí)現(xiàn)技術(shù).pdf
- TPC編譯碼的技術(shù)研究及其FPGA實(shí)現(xiàn).pdf
- Turbo碼編譯碼以及其FPGA實(shí)現(xiàn)的研究.pdf
- 低碼率的QC-LDPC碼編譯碼算法與FPGA實(shí)現(xiàn).pdf
- 串行級聯(lián)編譯碼的設(shè)計與FPGA實(shí)現(xiàn).pdf
- 信道編譯碼算法研究與實(shí)現(xiàn).pdf
- RS編譯碼算法的研究與實(shí)現(xiàn).pdf
評論
0/150
提交評論