已閱讀1頁,還剩85頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、雷達(dá)系統(tǒng)和光通信技術(shù)的迅速發(fā)展,對高速數(shù)模轉(zhuǎn)換器(DAC)的需求越來越緊迫,普通的硅基器件已無法滿足要求,逐步成熟的磷化銦(InP)器件成為高速DAC的首選。
本文論述了DAC的基本工作原理以及InP-DHBT器件參數(shù)和模型。在此基礎(chǔ)上,提出了一種采用InP-DHBT器件實(shí)現(xiàn)的電流舵結(jié)構(gòu)DAC。
該DAC的二進(jìn)制碼-溫度計(jì)碼編碼電路,采用發(fā)射極耦合邏輯(ECL)實(shí)現(xiàn)。為了達(dá)到優(yōu)化功耗與延時(shí)的目的,本文對ECL
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于InP-DHBT的高速DAC設(shè)計(jì)與仿真.pdf
- InP DHBT器件建模和電路設(shè)計(jì).pdf
- InP基含銻(Sb)基區(qū)DHBT器件性能研究.pdf
- 短毫米波InP DHBT單片放大器研究.pdf
- GHz高速DAC的研究與設(shè)計(jì).pdf
- 專用高速DAC電路研究與設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的6位高速dac研究與設(shè)計(jì)
- 8位高速CMOS DAC的研究和設(shè)計(jì).pdf
- 12位高速DAC關(guān)鍵電路的研究與設(shè)計(jì).pdf
- 高速高精度電流舵DAC的設(shè)計(jì)與研究.pdf
- 高速高精度電流舵DAC的研究和設(shè)計(jì).pdf
- 基于直接比較ECL電路的三值ECL觸發(fā)器設(shè)計(jì).pdf
- 高速高精度電流舵型DAC的設(shè)計(jì).pdf
- 12位100MSPS高速DAC設(shè)計(jì).pdf
- 12位高速DAC集成電路設(shè)計(jì)研究.pdf
- 一種12位高速CMOS DAC的設(shè)計(jì).pdf
- 基于Verilog-AMS的高速DAC高層次模型研究.pdf
- 超高速InP器件的數(shù)值仿真研究.pdf
- 8位高速電流舵型DAC電路研究與設(shè)計(jì).pdf
- 超高速ADC-DAC中高速CML串行接口電路的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論