已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、該課題來自于總參與電子科技大學(xué)三系的專用DAC合作研究項目.作者的任務(wù)是進(jìn)行電路研究與設(shè)計,負(fù)責(zé)完成電路的前仿真階段,建立了比較完整的專用DAC子電路庫,然后將成果移交回三系,供今后的研究者使用.該文較全面地討論了一種10-bit,l00Msample/s CMOS專用DAC.在認(rèn)真研究了國內(nèi)外DAC發(fā)展動向的基礎(chǔ)上,通過對傳統(tǒng)DAC的比較和分析,并在對二進(jìn)制碼和溫度碼作了詳細(xì)分析之后,確定了該課題專用DAC分段電流舵的方式,并且對它的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 12位高速DAC關(guān)鍵電路的研究與設(shè)計.pdf
- 8位高速電流舵型DAC電路研究與設(shè)計.pdf
- 12位高速DAC集成電路設(shè)計研究.pdf
- 8位高速DAC集成電路設(shè)計.pdf
- GHz高速DAC的研究與設(shè)計.pdf
- 12位DAC電路研究與設(shè)計.pdf
- 超高速ADC-DAC中高速CML串行接口電路的研究與設(shè)計.pdf
- 數(shù)字射頻存儲系統(tǒng)中高速DAC電路的設(shè)計與實現(xiàn).pdf
- DRFM用GaAs超高速ADC、DAC電路設(shè)計與實現(xiàn).pdf
- 高速高精度電流舵DAC的設(shè)計與研究.pdf
- 12位高速DAC系統(tǒng)級設(shè)計與建模.pdf
- 0.18μmcmos12位dac電路的研究與設(shè)計
- 基于InP-DHBT的高速DAC設(shè)計與仿真.pdf
- 8位高速CMOS DAC的研究和設(shè)計.pdf
- 高速密碼專用芯片研究與設(shè)計.pdf
- 基于0.18μmcmos工藝的6位高速dac研究與設(shè)計
- 0.18μmcmos高速高精度電流舵dac的研究與設(shè)計
- 12位100MSPS高速DAC設(shè)計.pdf
- 專用集成電路設(shè)計方法研究與應(yīng)用——高速浮點乘法器設(shè)計.pdf
- 砷化鎵高速專用集成電路設(shè)計.pdf
評論
0/150
提交評論