

已閱讀1頁(yè),還剩79頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、鎖相環(huán)發(fā)展迅速,應(yīng)用廣泛,使其成為當(dāng)前模擬集成電路的核心技術(shù)之一。作為通訊系統(tǒng)應(yīng)用最為廣泛的一個(gè)模塊,鎖相環(huán)在高速處理器的時(shí)鐘產(chǎn)生中有著廣泛的應(yīng)用。處理器這類大型的數(shù)字電路在其翻轉(zhuǎn)過程中將產(chǎn)生嚴(yán)重的電源、襯底噪聲,這些噪聲及處理器本身固有的器件噪聲會(huì)對(duì)鎖相環(huán)的工作性能產(chǎn)生極大的影響。本文針對(duì)電荷泵鎖相環(huán)結(jié)構(gòu),進(jìn)行了深入的理論分析,從系統(tǒng)的角度分析了如何減少鎖相環(huán)的噪聲,建立了環(huán)路對(duì)鎖相環(huán)各噪聲源的傳遞函數(shù),并據(jù)此確定了環(huán)路參數(shù)和系統(tǒng)結(jié)構(gòu)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速低噪聲電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 低噪聲電荷泵鎖相環(huán)分析與設(shè)計(jì).pdf
- 高階多相位電荷泵鎖相環(huán)電路設(shè)計(jì).pdf
- CMOS集成電荷泵鎖相環(huán)的理論研究與電路設(shè)計(jì).pdf
- 基于CMOS電荷泵鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的模型研究和電路設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)CMOS電路的設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)系統(tǒng)設(shè)計(jì)及噪聲分析.pdf
- 基于噪聲分析的電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 一種通信用低噪聲電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
- 基于0.18μmcmos工藝低功耗電荷泵鎖相環(huán)電路設(shè)計(jì)
- 低噪聲的鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- CMOS電荷泵鎖相環(huán)中的數(shù)字電路設(shè)計(jì).pdf
- 高速CMOS電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的后端設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的設(shè)計(jì)及其相位噪聲優(yōu)化.pdf
- CMOS電荷泵鎖相環(huán)設(shè)計(jì)技術(shù)研究.pdf
- 電荷泵鎖相環(huán)鎖定時(shí)間、穩(wěn)定性研究及電路設(shè)計(jì).pdf
- CMOS電荷泵鎖相環(huán)的設(shè)計(jì)與研究.pdf
評(píng)論
0/150
提交評(píng)論