版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來(lái),由于集成電路技術(shù)的飛速發(fā)展,鎖相環(huán)已經(jīng)廣泛應(yīng)用于集成電路系統(tǒng)中。由于整數(shù)型鎖相環(huán)輸出頻率解析度低,不能滿(mǎn)足一些高輸出解析度的要求,于是基于分?jǐn)?shù)分頻的鎖相環(huán)電路便得到了廣泛的應(yīng)用。本文設(shè)計(jì)了基于CMOS工藝的分?jǐn)?shù)分頻器的鎖相環(huán)電路,并對(duì)鎖相環(huán)路噪聲優(yōu)化,提高輸出信號(hào)的噪聲性能。 本文的研究?jī)?nèi)容歸納為以下幾個(gè)方面: 1.我們利用Matlab對(duì)4階分?jǐn)?shù)分頻鎖相環(huán)進(jìn)行系統(tǒng)建模,提出系統(tǒng)對(duì)各個(gè)模塊的要求,指導(dǎo)具體的電路設(shè)
2、計(jì)。 2.通過(guò)對(duì)各個(gè)模塊的噪聲傳輸函數(shù)的分析,我們發(fā)現(xiàn)鑒頻鑒相器、壓控振蕩器、Sigma-Delta調(diào)制器對(duì)這個(gè)系統(tǒng)的噪聲性能影響很大,經(jīng)過(guò)對(duì)各個(gè)模塊的噪聲進(jìn)行分析,確定它們的噪聲傳輸特性。 3.電路設(shè)計(jì)中,我們選擇3階的Sigma-Delta調(diào)制器以達(dá)到更好的噪聲頻率成形,降低Sigma-Delta調(diào)制器的量化噪聲對(duì)環(huán)路的影響。 4.系統(tǒng)帶寬的選擇對(duì)提高噪聲性能有很重要的作用,窄的帶寬可以過(guò)濾鑒頻鑒相器、
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 分?jǐn)?shù)分頻的鎖相環(huán).pdf
- 高純度小數(shù)分頻鎖相環(huán)設(shè)計(jì).pdf
- 分?jǐn)?shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- 小數(shù)分頻鎖相環(huán)設(shè)計(jì)及其雜散與噪聲的抑制補(bǔ)償.pdf
- Σ—Δ分?jǐn)?shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- 高精度、分?jǐn)?shù)分頻CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
- 一款數(shù)字鎖相環(huán)及其分?jǐn)?shù)分頻實(shí)現(xiàn).pdf
- 低功耗雙模小數(shù)分頻鎖相環(huán)的研究與設(shè)計(jì).pdf
- 面向60GHz分?jǐn)?shù)型鎖相環(huán)應(yīng)用的分?jǐn)?shù)分頻器的設(shè)計(jì).pdf
- 用于無(wú)線通信的分?jǐn)?shù)分頻鎖相環(huán)頻率綜合器的研究與設(shè)計(jì).pdf
- MICS接收機(jī)中小數(shù)分頻鎖相環(huán)的研究與設(shè)計(jì).pdf
- 小數(shù)分頻環(huán)形壓控振蕩器鎖相環(huán)的研究與設(shè)計(jì).pdf
- 低電壓CMOS分?jǐn)?shù)分頻鎖相環(huán)頻率綜合器關(guān)鍵技術(shù)研究.pdf
- 低噪聲鎖相環(huán)設(shè)計(jì).pdf
- 基于噪聲分析的電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 鎖相環(huán)電路的設(shè)計(jì)及相位噪聲分析.pdf
- 基于噪聲分析低抖動(dòng)全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 低噪聲電荷泵鎖相環(huán)分析與設(shè)計(jì).pdf
- 寬帶CMOS鎖相環(huán)中小數(shù)分頻器的設(shè)計(jì).pdf
- 基于CMOS工藝的低噪聲鎖相環(huán)的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論