版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在對(duì)數(shù)字信號(hào)進(jìn)行高速實(shí)時(shí)處理SOC芯片中,常常需要DSP核作為其主要的IP單元。C32浮點(diǎn)型DSP處理器是面向數(shù)字信號(hào)處理的,具有高度的實(shí)時(shí)性。本文主要研究了C32中DMA模塊的IP軟核設(shè)計(jì)工作。 DMA控制器是可編程的外圍設(shè)備,它在不干涉CPU操作的情況下,傳輸數(shù)據(jù)塊到存儲(chǔ)器映射的任何位置。DMA有專用的片內(nèi)地址和數(shù)據(jù)總線,所有DMA訪問(wèn)都通過(guò)DMA的專用總線,并且由DMA控制器控制。DMA可以被外部(INT3-O)、內(nèi)部的(
2、片內(nèi)定時(shí)器和串口)中斷觸發(fā)運(yùn)行,傳輸完成后可以向CPU發(fā)出中斷請(qǐng)求。 根據(jù)以上所提出的DMA功能及原理,本文首先對(duì)DMA模塊行為級(jí)的設(shè)計(jì)作了介紹,將其細(xì)化到具體時(shí)序驅(qū)動(dòng)的行為,闡述了模塊內(nèi)部的控制流和數(shù)據(jù)流信號(hào)之間的關(guān)系,建立了DMA模塊行為模型。并在此基礎(chǔ)上對(duì)該DMA的結(jié)構(gòu)設(shè)計(jì)進(jìn)行了詳細(xì)介紹,按照一般數(shù)字系統(tǒng)的結(jié)構(gòu),分別設(shè)計(jì)了DMA的控制部分和數(shù)據(jù)傳輸部分,并對(duì)其主要電路模塊進(jìn)行了介紹。 根據(jù)數(shù)字系統(tǒng)的TOP-DOWN
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位浮點(diǎn)DSP處理器DMA模塊設(shè)計(jì)研究.pdf
- 32位浮點(diǎn)DSP處理器ALU研究及其IP核設(shè)計(jì).pdf
- 浮點(diǎn)32位ALU研究及IP設(shè)計(jì).pdf
- 32位浮點(diǎn)DSP控制通路設(shè)計(jì).pdf
- 一種32位浮點(diǎn)DSP中的ALU設(shè)計(jì).pdf
- 32位高速浮點(diǎn)乘法器設(shè)計(jì)技術(shù)研究.pdf
- 用FPGA開發(fā)32位浮點(diǎn)處理器DSP32C.pdf
- 32位浮點(diǎn)DSP數(shù)據(jù)通路的研究與設(shè)計(jì).pdf
- 高性能DSP中32位浮點(diǎn)乘法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高性能32位浮點(diǎn)FFT IP核的開發(fā).pdf
- 基于32位浮點(diǎn)DSP的變壓器保護(hù)的研制.pdf
- 32位高性能M-DSP浮點(diǎn)ALU的設(shè)計(jì)優(yōu)化與驗(yàn)證.pdf
- 一種32位DSP cache的設(shè)計(jì)與驗(yàn)證技術(shù)研究.pdf
- 基于DSP和FPGA的信號(hào)處理模塊及其IP核設(shè)計(jì)技術(shù)研究.pdf
- 基于DSP-IP模塊的林區(qū)火焰監(jiān)控系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 浮點(diǎn)32位并行乘法器設(shè)計(jì)與研究.pdf
- 32位浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 16位DSP IP核的設(shè)計(jì)與驗(yàn)證技術(shù).pdf
- 32位高性能M-DSP中支持高效數(shù)據(jù)傳輸?shù)腄MA設(shè)計(jì)與驗(yàn)證.pdf
- 32位單精度浮點(diǎn)數(shù)的ieee表示法
評(píng)論
0/150
提交評(píng)論