版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在集成電路制造技術(shù)進(jìn)步的同時(shí),集成電路設(shè)計(jì)也越來越強(qiáng)調(diào)可重用性。設(shè)計(jì)有自主產(chǎn)權(quán)的DSP處理器IP核,對(duì)于國(guó)內(nèi)自主研制高端SOC產(chǎn)品具有很高的實(shí)用價(jià)值。 本論文是預(yù)研項(xiàng)目-32位浮點(diǎn)通用數(shù)字信號(hào)處理器設(shè)計(jì)的一部分。該DSP兼容ADSP-2106×系列指令集,采用超級(jí)哈佛結(jié)構(gòu)(指令和數(shù)據(jù)分離),五級(jí)流水,帶指令緩沖的程序控制器,DMA控制器、數(shù)據(jù)地址產(chǎn)生器等,具有較強(qiáng)的異常處理功能。 本文詳細(xì)描述了兼容ADSP-2106x處
2、理器控制通路的設(shè)計(jì)和實(shí)現(xiàn)。分析了當(dāng)前數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的發(fā)展,結(jié)合以往進(jìn)行的處理器研究工作,提出了針對(duì)本項(xiàng)目的DSP應(yīng)用特點(diǎn)的處理器系統(tǒng)結(jié)構(gòu)。在此基礎(chǔ)上,通過多種流水線方案的比較分析,提出了合理的流水線設(shè)計(jì),并通過在硬件上使用哈佛結(jié)構(gòu),提前寫寄存器的操作時(shí)間、內(nèi)容前推、延遲轉(zhuǎn)移等技術(shù),以此來解決結(jié)構(gòu)相關(guān)、數(shù)據(jù)相關(guān)和轉(zhuǎn)移相關(guān)的問題。在完成系統(tǒng)結(jié)構(gòu)設(shè)計(jì)和控制通路部分(程序控制器、數(shù)據(jù)地址產(chǎn)生器、定時(shí)器、指令緩沖器)設(shè)計(jì)的同時(shí),對(duì)系統(tǒng)的綜合
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位浮點(diǎn)DSP數(shù)據(jù)通路的研究與設(shè)計(jì).pdf
- 一種32位浮點(diǎn)DSP中的ALU設(shè)計(jì).pdf
- 32位浮點(diǎn)DSP處理器DMA模塊設(shè)計(jì)研究.pdf
- 用FPGA開發(fā)32位浮點(diǎn)處理器DSP32C.pdf
- 32位浮點(diǎn)DSP處理器ALU研究及其IP核設(shè)計(jì).pdf
- 32位高性能M-DSP浮點(diǎn)ALU的設(shè)計(jì)優(yōu)化與驗(yàn)證.pdf
- 高性能DSP中32位浮點(diǎn)乘法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于32位浮點(diǎn)DSP的變壓器保護(hù)的研制.pdf
- 浮點(diǎn)32位ALU研究及IP設(shè)計(jì).pdf
- 浮點(diǎn)32位DSP中DMA模塊IP建庫(kù)技術(shù)研究.pdf
- 32位浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 浮點(diǎn)32位并行乘法器設(shè)計(jì)與研究.pdf
- 32位高速浮點(diǎn)乘法器設(shè)計(jì)技術(shù)研究.pdf
- 32位高速高性能浮點(diǎn)陣列乘法器的設(shè)計(jì).pdf
- 32位定點(diǎn)DSP外設(shè)的設(shè)計(jì)與驗(yàn)證.pdf
- 32位單精度浮點(diǎn)數(shù)的ieee表示法
- 32位高性能DSP芯片的版圖設(shè)計(jì)流程.pdf
- 基于FPGA的高性能32位浮點(diǎn)FFT IP核的開發(fā).pdf
- 采用最新32位DSP的配電監(jiān)控終端的設(shè)計(jì).pdf
- 基于FPGA的32位浮點(diǎn)數(shù)據(jù)FFT及IFFT的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論