用FPGA開發(fā)32位浮點(diǎn)處理器DSP32C.pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、該文詳細(xì)敘述了利用可編程邏輯器件Virtex Ⅱ(Xilinx的FPGA)完成東軟數(shù)字醫(yī)療公司MRI事業(yè)部譜儀系統(tǒng)中32位浮點(diǎn)數(shù)字信號(hào)處理器DSP32C的研究與開發(fā).文中給出的雖然是專用于譜儀控制系統(tǒng)中信號(hào)處理器的設(shè)計(jì)的實(shí)現(xiàn)過程,但整體的設(shè)計(jì)思想和設(shè)計(jì)方法卻具有通用性.設(shè)計(jì)從指令的功能入手,采用部分譯碼的方法來實(shí)現(xiàn)各條指令所發(fā)出的控制信號(hào).整個(gè)設(shè)計(jì)采用自頂向下的設(shè)計(jì)方法,用VHDL語言對(duì)設(shè)計(jì)實(shí)體的功能進(jìn)行行為級(jí)描述,簡練地設(shè)計(jì)了內(nèi)部數(shù)據(jù)

2、流圖.用Xilinx公司的FPGA開發(fā)軟件ISE4.li及Modelsim5.5進(jìn)行了模擬仿真,設(shè)計(jì)結(jié)果與AT&T公司的DSP32C在指令、功能和時(shí)序完全一致,這是在不改變上層軟件的前提下用設(shè)計(jì)結(jié)果完全替代DSP32C的先決條件.該文首先介紹了原處理器DSP32C的一些基本結(jié)構(gòu)特征,然后根據(jù)它的性能要求設(shè)計(jì)了內(nèi)部數(shù)據(jù)流圖,進(jìn)而完成了處理器控制模塊的設(shè)計(jì),并在此基礎(chǔ)上將系統(tǒng)分成若干子模塊,逐個(gè)實(shí)現(xiàn)這些子模塊的功能,最后給出了仿真結(jié)果.采用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論