已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、由于傳統(tǒng)的二次雷達(SecondarySurveillanceRadar)應答信號處理器采用分立元件和中小規(guī)模集成電路設計,其穩(wěn)定性低,可靠性差,實時處理能力有限,不能完成高密度、大容量的應答。 針對這些缺陷,借鑒軟件無線電思想,本文設計了一種基于FPGA和DSP為平臺的單脈沖二次雷達應答信號處理器系統(tǒng)。這種結(jié)構(gòu)的特點是集成度高,通用性強,穩(wěn)定性好,處理速度快,適于模塊化設計,可以實時處理多個應答信號,大大提高了MSSR應答信號
2、處理能力。 本論文介紹二次雷達的基本概念、發(fā)展歷史、工作流程、運作機理以及單脈沖二次雷達的系統(tǒng)原理。重點介紹了Actel公司FPGA的結(jié)構(gòu)、原理以及FPGA的VHDL實現(xiàn)。本文介紹的MSSR應答信號處理器,可以檢測大于100mv的視頻信號,實時處理40個真實目標,并且支持模式AC和模式6應答信號,處理過程中可以根據(jù)模式指示信號在兩種模式下任意切換,送出相應模式的報表。 在項目的開發(fā)過程中,本文作者主要從事數(shù)字信號處理算法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA+DSP的某監(jiān)控雷達信號處理器設計與實現(xiàn).pdf
- 基于FPGA+DSP的實時圖像處理器的研制.pdf
- 基于FPGA+DSP的基帶數(shù)字信號處理平臺的研究與實現(xiàn).pdf
- 基于FPGA和DSP技術的二次雷達應答處理器.pdf
- 基于FPGA+DSP結(jié)構(gòu)的聲光信號后處理系統(tǒng)設計.pdf
- 基于FPGA+DSP高動態(tài)GPS信號模擬器的研究.pdf
- 基于FPGA的FFT信號處理器的硬件實現(xiàn).pdf
- 二次雷達應答信號處理器中DSP的算法設計與實現(xiàn).pdf
- 基于FPGA+DSP的圖像處理硬件平臺設計.pdf
- 基于FPGA的FFT信號處理器的設計與實現(xiàn).pdf
- 基于PCI總線FPGA+DSP通用信號處理平臺的設計與實觀.pdf
- X光圖像處理研究及基于FPGA+DSP的硬件實現(xiàn).pdf
- 基于FPGA+DSP的斜視SAR實時處理技術.pdf
- 基于FPGA的FFT處理器的實現(xiàn).pdf
- 基于FPGA的跳頻信號處理器研制.pdf
- 基于FPGA的多功能雷達信號處理器.pdf
- 圖像信號處理器(ISP)的實現(xiàn)和FPGA驗證.pdf
- 基于DSP和CPLD的信號處理器板.pdf
- 相控陣雷達信號處理器的FPGA設計與實現(xiàn).pdf
- 基于FPGA+DSP的星上綜合處理系統(tǒng)的設計與實現(xiàn).pdf
評論
0/150
提交評論