LDPC測(cè)試平臺(tái)時(shí)域同步算法設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩80頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、中國(guó)地面數(shù)字電視廣播融合方案是根據(jù)中國(guó)數(shù)字電視發(fā)展現(xiàn)狀提出的一套地面數(shù)字電視標(biāo)準(zhǔn),其中使用LDPC碼作為前向糾錯(cuò)編碼。由于軟件仿真的諸多局限,所以本課題通過(guò)搭建硬件測(cè)試平臺(tái),完成LDPC碼的解碼-誤碼測(cè)試工作。 測(cè)試平臺(tái)中的時(shí)域同步是OFDM系統(tǒng)下基于PN序列的符號(hào)和頻率同步,其算法是根據(jù)融合方案時(shí)域同步算法,同時(shí)結(jié)合測(cè)試平臺(tái)系統(tǒng)要求設(shè)計(jì)的,算法性能已經(jīng)通過(guò)Matlab仿真得以驗(yàn)證。目前時(shí)域同步的Verilog模塊設(shè)計(jì)已經(jīng)完成,

2、并且通過(guò)了FPGA片上調(diào)試,達(dá)到預(yù)期效果。 本文將首先概述數(shù)字電視的發(fā)展現(xiàn)狀和中國(guó)地面數(shù)字電視融合方案及測(cè)試平臺(tái)。介于本人在該項(xiàng)目中的主要工作是時(shí)域同步算法設(shè)計(jì)及FPGA實(shí)現(xiàn)和LDPC碼譯碼器的FPGA設(shè)計(jì),在文章的第三章將系統(tǒng)的介紹測(cè)試平臺(tái)時(shí)域同步的算法設(shè)計(jì)過(guò)程及Matlab仿真分析,第四章將介紹時(shí)域同步的FPGA設(shè)計(jì)、仿真及硬件調(diào)試。第五章為文章的總結(jié)部分。LDPC碼譯碼器的設(shè)計(jì)不是文章重點(diǎn),所以只在第二章結(jié)尾部分作簡(jiǎn)要的介

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論