邏輯電平匹配設(shè)計_第1頁
已閱讀1頁,還剩43頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、,邏輯電平設(shè)計,,目 錄,一、邏輯電平簡介 ——邏輯電平都有哪些?二、邏輯電平匹配方法 ——為什么要進(jìn)行邏輯電平匹配及如何匹配? 1.單端輸入輸出的匹配方法 2.差分輸入輸出的匹配方法,一、邏輯電平簡介,,1.常用的邏輯電平:    TTL、CMOS、LVTTL、LVCOMS、CML、ECL、PECL、LVPECL

2、、 LVDS 、 GTL、RS232、RS422等。   · TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列、3.3V系列,2.5V系列和1.8V系列。    5V TTL和5V CMOS邏輯電平是通用的邏輯電平。    3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為LVTTL電平。    低電壓的邏輯電平還有2.5V和1.8V兩種。   · ECL/

3、PECL/LVPECL、CML和LVDS是差分輸入輸出。   · RS-422/485和RS-232是串口的接口標(biāo)準(zhǔn),RS-422/485是差分輸入輸出,RS-232是單端輸入輸出。,一、邏輯電平簡介,1:輸入高電平(Vih): 保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當(dāng)輸入電平高于Vih時,則認(rèn)為輸入電平為高電平。 2:輸入低電平(Vil):保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當(dāng)輸入電平

4、低于Vil時,則認(rèn)為輸入電平為低電平。 3:輸出高電平(Voh):保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大于此Voh。4:輸出低電平(Vol):保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小于此Vol。5:閥值電平(Vt): 數(shù)字電路芯片都存在一個閾值電平,就是電路剛剛勉強(qiáng)能翻轉(zhuǎn)動作時的電平。它是一個界于Vil、Vih之間的電壓值,對于CMOS電路的

5、閾值電平,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸出,則必須要求輸入高電平> Vih,輸入低電平 Vih > Vt > Vil > Vol。,一、邏輯電平簡介,6:Ioh:邏輯門輸出為高電平時的負(fù)載電流(為拉電流)。 7:Iol:邏輯門輸出為低電平時的負(fù)載電流(為灌電流)。8:Iih:邏輯門輸入為高電平時的電流(為灌電流)。 9:Iil:邏輯門輸入為低電平時的電流(為拉電流)。   門電路輸出極在集

6、成單元內(nèi)不接負(fù)載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的TTL、CMOS、ECL門分別稱為集電極開路(OC)、漏極開路(OD)、發(fā)射極開路(OE),使用時應(yīng)審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。對于集電極開路(OC)門,其上拉電阻阻值RL應(yīng)滿足下面條件:  ?。?): RL (VCC-Vol) /(Iol+m*Iil) 灌電流盡可能小   其中n:線與的開路門

7、數(shù);m:被驅(qū)動的輸入端數(shù)。,一、邏輯電平簡介,二、邏輯電平匹配方法,1.為什么要進(jìn)行邏輯電平匹配? TTL、CMOS、ECL等輸入、輸出電平標(biāo)準(zhǔn)不一致,同時采用上述多種器件互連時,為了使前級輸出的邏輯0和1能被后級安全、可靠地識別,應(yīng)考慮電平之間的轉(zhuǎn)換問題。 另一方面各種器件所需的輸入電流、輸出驅(qū)動電流不同,為了驅(qū)動大電流器件、遠(yuǎn)距離傳輸、同時驅(qū)動多個器件,都需要審查電流驅(qū)動能力:輸出電流應(yīng)大于負(fù)載所需輸

8、入電流。,一、邏輯電平簡介,,,2. 進(jìn)行邏輯電平匹配所要遵循的原則 1.電平關(guān)系,驅(qū)動器件的輸出電壓必須處在負(fù)載器件所要求的輸入電壓范圍,包括高、低電壓值。 2.驅(qū)動能力,驅(qū)動器件必須能對負(fù)載器件提供灌電流最大值。驅(qū)動器件必須對負(fù)載器件提供足夠大的拉電流。 3.時延特性,在高速信號進(jìn)行邏輯電平轉(zhuǎn)換時,會帶來較大的延時,設(shè)計時一定要充分考慮其容限。 4.選用

9、電平轉(zhuǎn)換邏輯芯片時應(yīng)慎重考慮,反復(fù)對比。通常邏輯電平轉(zhuǎn)換芯片為通用轉(zhuǎn)換芯片,可靠性高,設(shè)計方便,簡化了電路,但對于具體的設(shè)計電路一定要考慮以上三種情況,合理選用。 5.應(yīng)保證合格的噪聲容限(Vohmin-Vihmin≥0.4V,Vilmax-Volmax≥0.4V),并且輸出電壓不超過輸入電壓允許范圍。 6.對上升/下降時間的影響。應(yīng)保證Tplh和Tphl滿足電路時序關(guān)系的要求和EM

10、C的要求。 7.對電壓過沖的影響。過沖不應(yīng)超出器件允許電壓絕對最大值,否則有可能導(dǎo)致器件損壞。其中條件1,屬于門電路電壓兼容性的問題,條件2屬于扇出數(shù)的問題。,前級輸出電壓,后級輸入電壓,后級輸入電壓,前級輸出電壓,二、邏輯電平匹配方法,3. TTL、CMOS器件互連的方法,二、邏輯電平匹配方法,3.3V的邏輯電平標(biāo)準(zhǔn)如前面所述有三種(LVTTL、LVCOMS以及3.3V邏輯電平標(biāo)準(zhǔn)),但是實際的.3VTTL/CMO

11、S邏輯器件的輸入電平參數(shù)一般都使用LVTTL或3.3V邏輯電平標(biāo)準(zhǔn)(一般很少使用LVCMOS輸入電平),輸出電平參數(shù)在小電流負(fù)載時高低電平可分別接近電源電壓和地電平(類似LVCMOS輸出電平),在大電流負(fù)載時輸出電平參數(shù)則接近LVTTL電平參數(shù),所以輸出電平參數(shù)也可歸入3.3V邏輯電平。 總之在下面討論邏輯電平的互連時,對3.3V TTL/CMOS的邏輯電平,我們就指的3.3V邏輯電平或LVTTL邏輯電平。

12、 常用的TTL和CMOS邏輯電平分類有:5V TTL、5V CMOS、3.3V TTL/CMOS、3.3V/5VTol.、和OC/OD門。 其中: 3.3V/5V Tol.是指輸入是3.3V邏輯電平,但可以忍受5V電壓的信號輸入。 3.3V TTL/CMOS邏輯電平表示不能輸入5V信號的邏輯電平,否則會出問題。

13、 注意某些5V的CMOS邏輯器件,它也可以工作于3.3V的電壓,但它與真正的3.3V器件(是LVTTL邏輯電平)不同,比如其VIH是2.31V(=0.7×3.3V,工作于3.3V)(其實是LVCMOS邏輯輸入電平),而不是2.0V,因而與真正的3.3V器件互連時工作不太可靠,使用時要特別注意,在設(shè)計時最好不要采用這類工作方式。 值得注意的是有些器

14、件有單獨的輸入或輸出電壓管腳,此管腳接3.3V的電壓時,器件的輸入或輸出邏輯電平為3.3V的邏輯電平信號,而當(dāng)它接5V電壓時,輸入或輸出的邏輯電平為5V的邏輯電平信號,此時應(yīng)該按該管腳上接的電壓的值來確定輸入和輸出的邏輯電平屬于哪種分類。由此得到以下邏輯電平匹配表格:,二、邏輯電平匹配方法,,二、邏輯電平匹配方法,,一般對于高邏輯電平驅(qū)動低邏輯電平的情況如簡單處理可以通過串接10-1K歐的電阻來實現(xiàn),具體阻值可以通過試驗確定,如為

15、可靠起見,可參考后面推薦的接法。從前一頁表格可看出: OC/OD輸出加上拉電阻可以驅(qū)動所有邏輯電平 5VTTL和3.3V/5VTol.可以被所有邏輯電平驅(qū)動 所以如果可編程邏輯器件有富裕的管腳,優(yōu)先使用其OC/OD輸出加上拉電阻實現(xiàn)邏輯電平轉(zhuǎn)換;其次才用以下專門的邏輯器件轉(zhuǎn)換。對于其他的不能直接互連的邏輯電平,可用下列邏輯器件進(jìn)行處理: TI的AHCT系列器件為5V TTL輸

16、入、5V CMOS輸出。 TI的LVC/LVT系列器件為TTL/CMOS邏輯電平輸入、3.3V TTL(LVTTL)輸出,也可以用雙軌器件替代。 注意:不是所有的LVC/LVT系列器件都能夠運行5VTTL/CMOS輸入,一般只有帶后綴A的和LVCH/LVTH系列的可以,具體可以參考其器件手冊。,二、邏輯電平匹配方法,,5V TTL門作驅(qū)動源 ·驅(qū)動3.3V TTL/CMO

17、S 通過LVC/LVT系列器件(為TTL/CMOS邏輯電 平輸入,LVTTL邏輯電平輸出)進(jìn)行轉(zhuǎn)換。 ·驅(qū)動5V CMOS 上拉5V電阻,或使用AHCT系列器件(為5V

18、 TTL輸入、5VCMOS輸出)進(jìn)行轉(zhuǎn)換。3.3V TTL/CMOS門作驅(qū)動源 ·驅(qū)動5V CMOS 使用AHCT系列器件(為5V TTL輸入、5V CMOS

19、輸出)進(jìn)行轉(zhuǎn)換(3.3V TTL電平( LVTTL)與5V TTL電平可以互連)。5V CMOS門作驅(qū)動源 ·驅(qū)動3.3V TTL/CMOS 通過LVC/LVT器件(輸入是TTL/CMOS邏輯電

20、 平,輸出是LVTTL邏輯電平)進(jìn)行轉(zhuǎn)換。,二、邏輯電平匹配方法,,2.5V CMOS邏輯電平的互連 隨著芯片技術(shù)的發(fā)展,未來使用2.5V電壓的芯片和邏輯器件也會越來越多,這里簡單談一下2.5V邏輯電平與其他電平的互連,主要是談一下2.5V邏輯電平與3.3V邏輯電平的互連。(注意:對于某些芯片,由于采用了優(yōu)化設(shè)計,它的2.5V管腳的邏

21、輯電平可以和3.3V的邏輯電平互連,此時就不需要再進(jìn)行邏輯電平的轉(zhuǎn)換了。) 1)3.3V TTL/CMOS邏輯電平驅(qū)動2.5V CMOS邏輯電平 2.5V的邏輯器件有LV、LVC、AVC、ALVT、ALVC等系列,其中前面四種系列器件工作在2.5V時可以容忍3.3V的電平信號輸入,而ALVC不行,所以可以使用LV、LVC、AVC、ALVT系列器件來進(jìn)行3.3VTTL/CMOS邏輯電平到2.5V CMOS邏

22、輯電平的轉(zhuǎn)換。 2)2.5V CMOS邏輯電平驅(qū)動3.3V TTL/CMOS邏輯電平 2.5V CMOS邏輯電平的VOH為2.0V,而3.3VTTL/CMOS的邏輯電平的VIH也為2.0V,所以直接互連的話可能會出問題(除非3.3V的芯片本身的VIH參數(shù)明確降低了)。此時可以使用雙軌器件SN74LVCC3245A來進(jìn)行2.5V邏輯電平到3.3V邏輯電平的轉(zhuǎn)換。,二、邏輯電平匹配方法,,4. 差分器件互連的

23、方法 ——CML、PECL 及LVDS 間的互相連接接口介紹: CML 接口 a.輸出結(jié)構(gòu) b.輸入結(jié)構(gòu) PECL 接口 a.輸出結(jié)構(gòu) b.輸入結(jié)構(gòu) LVDS 接口 a.輸出結(jié)構(gòu) b.輸入結(jié)構(gòu)接口內(nèi)連接 :

24、CML ——CML PECL ——PECL LVDS ——LVDS 直流耦合情況 交流耦合情況 接口間連

25、接: LVPECL——CML LVPECL——LVDS CML ——LVDS 直流耦合情況 直流耦合情況 直流耦合情況 交流耦合情況 交流耦

26、合情況 交流耦合情況 CML ——LVPEL LVDSL ——VPECL LVDS——CML 直流耦合情況 直流耦合情況 直流耦合情況

27、 交流耦合情況 交流耦合情況 交流耦合情況,二、邏輯電平匹配方法,,1.CML 接口CML 是所有高速數(shù)據(jù)接口形式中最簡單的一種,它的輸入與輸出是匹配好的,從而減少了外圍器件,也更適合于在高的頻段工作。它所提供的信號擺幅較小,從而功耗更低 。,表格2以MAX3831、MAX3

28、832 為例列出了CML 器件的輸入輸出技術(shù)參數(shù),二、邏輯電平匹配方法,,1.1. CML接口輸出結(jié)構(gòu)CML 接口的輸出電路形式是一個差分對,該差分對的集電極電阻為50Ω,如圖3中所示,輸出信號的高低電平切換是靠共發(fā)射極差分對的開關(guān)控制的,差分對的發(fā)射極到地的恒流源典型值為16mA,假定CML 輸出負(fù)載為一50Ω上拉電阻,則單端CML 輸出信號的擺幅為Vcc~Vcc-0.4V。在這種情況下,差分輸出信號擺幅為800mV,共模電

29、壓為Vcc-0.2V。若CML輸出采用交流耦合至50Ω負(fù)載,這時的直流阻抗有集電極電阻決定,為50Ω,CML 輸出共模電壓變?yōu)閂cc-0.4V,差分信號擺幅仍為800mV。在交流和直流耦合情況下輸出波形見圖4。,二、邏輯電平匹配方法,,1.2. CML接口輸入結(jié)構(gòu)CML 輸入結(jié)構(gòu)有幾個重要特點,這也使它在高速數(shù)據(jù)傳輸中成為常用的方式,如圖5 所示,MAXIM 公司的CML 輸入阻抗為50Ω,容易使用。輸入晶體管作為射隨器,后面

30、驅(qū)動一差分放大器。,二、邏輯電平匹配方法,,2. PECL接口PEL 是有ECL標(biāo)準(zhǔn)發(fā)展而來,在PECL電路中省去了負(fù)電源,較ECL 電路更方便使用。PECL信號的擺幅相對ECL 要小,這使得該邏輯更適合于高速數(shù)據(jù)的串性或并行連接。,表格1中給出了MAXIM 公司PECL 接口輸入輸出的具體電氣指標(biāo)。,二、邏輯電平匹配方法,,2.1. PECL接口輸出結(jié)構(gòu)PECL 電路的輸出結(jié)構(gòu)如圖1 所示,包含一個差分對和一對射隨器。輸出射隨器工

31、作在正電源范圍內(nèi),其電流始終存在,這樣有利于提高開關(guān)速度。標(biāo)準(zhǔn)的輸出負(fù)載是接50Ω至VCC-2V的電平上,如圖1 中所示,在這種負(fù)載條件下,OUT+與OUT-的靜態(tài)電平典型值為VCC-1.3V,OUT+與OUT-輸出電流為14mA。PECL 結(jié)構(gòu)的輸出阻抗很低,典型值為4~ 5 Ω,這表明它有很強(qiáng)的驅(qū)動能力,但當(dāng)負(fù)載與PECL 的輸出端之間有一段傳輸線時,低的阻抗造成的失配將導(dǎo)致信號時域波形的振鈴現(xiàn)象。,二、邏輯電平匹配方法,,2.2.

32、 PECL接口輸入結(jié)構(gòu)PECL 輸入結(jié)構(gòu)如圖2 所示,它是一個具有高輸入阻抗的差分對。該差分對共模輸入電壓需偏置到VCC-1.3V,這樣允許的輸入信號電平動態(tài)最大。MAXIM 公司的PECL 接口有兩種形式的輸入結(jié)構(gòu),一種是在芯片上已加有偏置電路,如MAX3867、MAX3675,另一種則需要外加直流偏置。,二、邏輯電平匹配方法,,3. LVDS接口 LVDS 用于低壓差分信號點到點的傳輸,該方式有三大優(yōu)點,從而使得它更具有

33、 吸引力。A) LVDS 傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻 抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。B) LVDS 信號擺幅小,從而使得該結(jié)構(gòu)可以在2.4V 的低電壓下工作。C) LVDS 輸入單端信號電壓可以從0V 到2.4V 變化,單端信號擺幅為400mV,這樣 允許輸入共模電壓從0.2V 到2.2V范圍內(nèi)變化,也就是說LVDS 允許收發(fā)兩端地電 勢有&#

34、177;1V的落差。,二、邏輯電平匹配方法,,表格3. LVDS輸入與輸出參數(shù),二、邏輯電平匹配方法,,3.1. LVDS接口輸出結(jié)構(gòu)MAXIM 公司LVDS 輸出結(jié)構(gòu)在低功耗和速度方面做了優(yōu)化,電路如圖6 所示。電路差分輸出阻抗為100Ω,表三列出了其他一些指標(biāo)。,二、邏輯電平匹配方法,,3.2. LVDS接口輸入結(jié)構(gòu)LVDS 輸入結(jié)構(gòu)如圖7 所示,輸入差分阻抗為100Ω,為適應(yīng)共模電壓寬范圍內(nèi)的變化,輸入級還包括一個自動電平調(diào)

35、整電路,該電路將共模電壓調(diào)整為一固定值,該電路后面是一個SCHMITT觸發(fā)器。SCHMITT 觸發(fā)器為防止不穩(wěn)定,設(shè)計有一定的回滯特性,SCHIMTT 后級是差分放大器。,二、邏輯電平匹配方法,,4. 接口的連接4.1. CML到CML的連接CML 到CML 之間連接分兩種情況,當(dāng)收發(fā)兩端的器件使用相同的電源時,CML 到CML 可以采用直流耦合方式,這時不需加任何器件;當(dāng)收發(fā)兩端器件采用不同電源時,一般要考慮交流耦合,如圖8 中所

36、示,注意這時選用的耦合電容要足夠大,以避免在較長連0 或連1 情況出現(xiàn)時,接收端差分電壓變小。,二、邏輯電平匹配方法,,4.2. PECL到PECL的連接PECL 到PECL 的連接分直流耦合和交流耦合兩種形式,下面分別介紹:4.2.1. 直流耦合情況PECL 負(fù)載一般考慮是通過50Ω接到Vcc-2V 的電源上(此時也正好滿足輸入端經(jīng)50Ω到Vcc-1.3V ),一般該電源是不存在的,因此通常的做法是利用電阻分壓網(wǎng)絡(luò)做等效電路,如

37、圖9 中所示,該等效電路應(yīng)滿足如下方程:,解方程組,得到:,二、邏輯電平匹配方法,,在3.3V 供電時,電阻按5%的精度選取,R1 為130Ω,R2 為82Ω。而在5V 供電時,R1為82Ω,R2 為130Ω(125Ω)。,這種等效電路同時提供50Ω (上圖兩個電阻的并聯(lián)值)的交流阻抗以匹配傳輸線。然而并沒有規(guī)定,PECL 的輸出阻抗要和傳輸線特征阻抗匹配。,圖10 給出了這兩種供電情況時的詳細(xì)電路。,二、邏輯電平匹配方法,,4.2

38、.2. 交流耦合情況PECL 在交流耦合輸出到50Ω的終端負(fù)載時,要考慮PECL 的輸出端加一直流偏置電阻。,如圖11 所示,PECL 的輸出共模電壓需固定在Vcc-1.3V,在選擇直流偏置電阻時僅需該電阻能夠提供14mA 到地的通路,這樣R1=(Vcc-1.3V)/14mA。在3.3V 供電時,R1=142Ω,5V 供電時,R1=270Ω。然而這種方式給出的交流負(fù)載阻抗低于50Ω,在實際應(yīng)用中,3.3V 供電時,R1 可以從1

39、42Ω到200Ω之間選取,5V 供電時,R1 可以從270Ω到350Ω之間選取,原則是讓輸出波形達(dá)到最佳。,二、邏輯電平匹配方法,,PECL 交流耦合另外有兩種改進(jìn)結(jié)構(gòu),一種是在信號通路上串接一個電阻,從而可以增大交流負(fù)載阻抗使之接近50Ω;另一種方式是在直流偏置通道上串接電感,以減少該偏置通道影響交流阻抗。圖11 中R3和R2 的選擇應(yīng)考慮如下幾點:(1)PECL 輸入直流偏壓應(yīng)固定在Vcc-1.3V;(2)輸入阻抗應(yīng)等于傳

40、輸線阻抗;(3)低功耗;(4)外圍器件少。最常用的就是圖11 中的兩種。在圖11(a)中,R1 和R2 的選擇應(yīng)滿足下面方程組:,圖11(a)有一個缺點就是它的功耗較大,當(dāng)對功耗有要求時,可以采用圖11(b)所示的結(jié)構(gòu),在這種情況下,R2 和R3 需滿足如下方程組:,求解得到:,R2 和R3 通常選:,二、邏輯電平匹配方法,,4.3. LVDS到LVDS的連接因為LVDS 的輸入與輸出都是內(nèi)匹配的,所以LVDS 間的連接可以如圖1

41、2 中那樣直接連接。,二、邏輯電平匹配方法,,5. LVDS,PECL,CML 間的互連在下面的討論中,PECL 按3.3V 供電考慮,即LVPECL 情況。5.1. LVPECL到CML的連接5.1.1. 交流耦合情況LVDS到CML的一種連接方式就是交流耦合方式,如圖13 所示。在LVPECL的兩個輸出端各加一個到地的偏置電阻,電阻值選取范圍可以從142Ω到200Ω。如果LVPECL 的輸出信號擺幅大于CML 的接收范圍,

42、可以在信號通道上串一個25Ω的電阻,這時CML 輸入端的電壓擺幅變?yōu)樵瓉淼?.67 倍。  (LVPECL輸出擺幅 600-1000mV,CML輸入擺幅400-1000mV),二、邏輯電平匹配方法,,5.1.2. 直流耦合情況在LVPECL 到CML 的直流耦合連接方式中需要一個電平轉(zhuǎn)換網(wǎng)絡(luò),如圖14中所示。該電平轉(zhuǎn)換網(wǎng)絡(luò)的作用是匹配LVPECL 的輸出與CML的輸入共模電壓。一般要求該電平轉(zhuǎn)換網(wǎng)絡(luò)引入的損耗要小,

43、以保證LVPECL 的輸出經(jīng)過衰減后仍能滿足CML 輸入靈敏度的要求;另外還要求自LVPECL端看到的負(fù)載阻抗近似為50Ω。下面以LVPECL驅(qū)動MAX3875 的CML 輸入為例說明該電平轉(zhuǎn)換網(wǎng)絡(luò)。,下面是該電阻網(wǎng)絡(luò)必須滿足的方程,1.3,二、邏輯電平匹配方法,,當(dāng)Vcc=3.3V時,求解上面的方程組,得到R1 = 182  ,R2 = 82.5  ,R3 = 290 ,VA = 1.35V,VB =

44、 3.11V,增益 = 0.147,ZIN = 49  。把LVPECL輸出與MAX3875輸入連接好,實測得:VA = 2.0V,VB = 3.13V。,(注:假定LVPECL的最小差分輸出擺幅為1200mV,而MAX3875的輸入靈敏度為50mV,這樣電阻網(wǎng)絡(luò)的最小增益必須大于50mV/400mV = 0. 125。),LVPECL到MAX3875的直流耦合結(jié)構(gòu)如圖15所示,對于其它的CML輸入,最小共模電壓和靈敏度可能

45、不同,可根據(jù)上面的考慮計算所需的電阻值。,二、邏輯電平匹配方法,,5.2. CML到LVPECL的連接圖16 給出了CML 到LVPECL 三種交流耦合解決方案。,二、邏輯電平匹配方法,,5.3. LVPECL到LVDS的連接5.3.1 直流耦合情況LVPECL到LVDS 的直流耦合結(jié)構(gòu)需要一個電阻網(wǎng)絡(luò),如圖17中所示,設(shè)計該網(wǎng)絡(luò)時有這樣幾點必須考慮:首先,我們知道當(dāng)負(fù)載是50Ω接到Vcc-2V 時,LVPECL 的輸出性能是最優(yōu)

46、的,因此我們考慮該電阻網(wǎng)絡(luò)應(yīng)該與最優(yōu)負(fù)載等效;然后我們還要考慮該電阻網(wǎng)絡(luò)引入的衰減不應(yīng)太大,LVPECL 輸出信號經(jīng)衰減后仍能落在LVDS 的有效輸入范圍內(nèi)。注意LVDS 的輸入差分阻抗為100Ω,或者每個單端到虛擬地為50Ω,該阻抗不提供直流通路,這里意味著LVDS輸入交流阻抗與直流阻抗不等。LVPECL 到LVDS 的直流耦合所需的電阻網(wǎng)絡(luò)需滿足下面方程組:,二、邏輯電平匹配方法,,5.3.2 交流耦合情況LVPECL 到LVDS

47、 的交流耦合結(jié)構(gòu)如圖18 所示,LVPECL 的輸出端到地需加直流偏置電阻(142Ω到200Ω),同時信號通道上一定要串接50Ω電阻,以提供一定衰減。LVDS 的輸入端到地需加5KΩ電阻,以提供共模偏置。,考慮VCC = +3.3V情況,解上面的方程組得到:R1 = 182  ,R2 = 47.5  ,R3 = 47.5  ,VA = 1.13V,RAC = 51.5  ,RDC = 62

48、.4  ,增益 = 0.337。通過該終端網(wǎng)絡(luò)連接LVPECL輸出與LVDS輸入時,實測得VA = 2.1V,VB = 1.06V。假定LVPECL差分最小輸出電壓為930mV,在LVDS的輸入端可達(dá)到313mV,能夠滿足LVDS輸入靈敏度要求。考慮信號較大時,如 果LVPECL的最大輸出為1.9V,LVDS的最大輸入電壓則為640mV,同樣可以滿足LVDS輸入指標(biāo)要求。( LVPECL擺幅600-1000mV, LVDS2

49、50-400mV),二、邏輯電平匹配方法,,5.4. LVDS到LVPECL的連接5.4.1. 直流耦合情況LVDS到LVPECL 的直流耦合結(jié)構(gòu)中需要加一個電阻網(wǎng)絡(luò),如圖19 所示,該電阻網(wǎng)絡(luò)完成直流電平的轉(zhuǎn)換。LVDS輸出電平為1.2V,LVPECL的輸入電平為Vcc-1.3V。LVDS 的輸出是以地為基準(zhǔn),而LVPECL 的輸入是以電源為基準(zhǔn),這要求考慮電阻網(wǎng)絡(luò)時應(yīng)注意LVDS 的輸出電位不應(yīng)對供電電源敏感;另一個問題是需要

50、在功耗和速度方面折中考慮,如果電阻值取的較小,可以允許電路在更高的速度下工作,但功耗較大,LVDS 的輸出性能容易受電源的波動影響;還有一個問題就是要考慮電阻網(wǎng)絡(luò)與傳輸線的匹配。電阻值可以通過下面的方程導(dǎo)出。,二、邏輯電平匹配方法,,在Vcc 電壓為3.3V 時,解上面的方程得:R1=374Ω,R2=249Ω,R3=402Ω,VA=1.2V,VB=2.0V,RIN=49Ω,Gain=0.62。LVDS 的最小差分輸出信號擺幅為500mV

51、,在上面結(jié)構(gòu)中加到LVPECL 輸入端的信號擺幅變?yōu)?10mV,該幅度低于LVPECL 的輸入標(biāo)準(zhǔn),但對于絕大多數(shù)MAXIM 公司的LVPECL 電路來說,該信號幅度是足夠的,原因是MAXIM 公司LVPECL 輸入端有較高的增益。在實際應(yīng)用中,讀者可根據(jù)器件的實際性能作出自己的判斷。( LVPECL擺幅600-1000mV, LVDS 250-400mV),二、邏輯電平匹配方法,,5.4.2 交流耦合情況LVDS 到LVPECL 的

52、交流耦合結(jié)構(gòu)較為簡單,圖20 給出了兩個例子。,二、邏輯電平匹配方法,,5.5. CML和LVDS間互連一般情況下,在光傳輸系統(tǒng)中沒有CML和LVDS 的互連問題,因為LVDS 通常用作并聯(lián)數(shù)據(jù)的傳輸,數(shù)據(jù)速率為155MHz,622MHz或1.25GHz,而CML 常用來做串行數(shù)據(jù)的傳輸,數(shù)據(jù)速率為2.5GHz 或10GHz。不管怎樣,作為特殊情況,在這里給出了它們間互連的交流解決方案,如圖21 和圖22。需注意CML 的輸出信號擺幅

53、應(yīng)落在LVDS 的有效工作范圍內(nèi)。,二、邏輯電平匹配方法,,邏輯電平匹配在SP30VIDEO采集板中的實際應(yīng)用:FPGA的SERDES模塊(CML電平標(biāo)準(zhǔn))需要輸入234M差分參考時鐘, 時鐘處理ICSI5326輸出243M的LVDS差分時鐘信號,這個時候就需要用到 LVDS到CML的邏輯電平匹配,實際電路如下所示:,二、邏輯電平匹配方法,,邏輯電平匹配在SP30VIDEO采集板中的實際應(yīng)用:2. FPGA需

54、要一個243M全局參考時鐘(2.5VLVPECL電平標(biāo)準(zhǔn)), 同樣還是接收SI5326給出的243M的LVDS時鐘信號。這時要用到 LVDS到LVPECL的邏輯電平轉(zhuǎn)換。實際電路圖如下所示:,輸入:120/(120+88.7)*2.5=1.4V LVPEDL輸入需滿足Vcc-1.3=1.2V,The end,廣東威創(chuàng)視訊科技股份有限公司VTRON TECHNOLOGIES LTD.地址:中國廣州高新技術(shù)產(chǎn)業(yè)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論