版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、MOS電流模邏輯(MCML)電路由于其較低的信號擺幅,以及與靜態(tài)CMOS邏輯電路相比具有更高的工作速度和較低的功耗,從而引起了廣泛的研究,這其中包括單軌電流模“與、或、非”傳統(tǒng)布爾(TB)邏輯的研究。此外在精簡電路和改善電路性能(例如面積、速度、功耗等)方面,與布爾邏輯電路相比更有優(yōu)勢的Reed-Muller(RM)邏輯也備受關(guān)注,其中RM指的是基于“與/異或”、“或/同或”等運算集為基礎(chǔ)的邏輯函數(shù)。通過結(jié)合RM邏輯和電流模邏輯電路的優(yōu)
2、點,本文將開展基于電流模技術(shù)的RM邏輯單元研究,為電路在高頻、低功耗研究領(lǐng)域提供了新的思路。
在數(shù)字電路設(shè)計中,大量EDA工具的使用方便了集成電路的開發(fā),而這些EDA工具所依賴的是標準單元庫的支持。另外,電路整體性能的改善在很大程度上也依賴于標準單元庫。正是由于標準單元庫的這些重要性,設(shè)計出高性能的標準單元庫是一件極有意義的研究工作。本文將基于SMIC130nm工藝,開展電流模 RM單元包的設(shè)計,依照IC設(shè)計流程,將整個設(shè)計分
3、為兩個部分,分別為:前端設(shè)計(或邏輯設(shè)計)和后端設(shè)計(也稱物理設(shè)計),設(shè)計過程中主要用到了Cadence和Synopsys公司的軟件。
課題主要研究內(nèi)容如下:
1、電流模電路結(jié)構(gòu)的設(shè)計研究。在SMIC130nm工藝下,研究電流模電路結(jié)構(gòu),進行性能和技術(shù)參數(shù)優(yōu)化,并使用HSPICE仿真軟件對電路進行分析,達到電路性能的最優(yōu);
2、電流模RM邏輯研究。通過對比傳統(tǒng)RM邏輯電路功耗延遲特性,和參照電流模邏輯結(jié)構(gòu)特
4、點,提出了基于多PDN型電流模RM邏輯新結(jié)構(gòu);
3、電流模RM單元包的設(shè)計。設(shè)計流程包括利用Cadence和 Synopsys公司軟件對新結(jié)構(gòu)邏輯電路進行功能仿真和版圖繪制,并完成各種技術(shù)文件的提取工作。
4、雙邏輯映射技術(shù)驗證。針對雙邏輯電路,采用新建RM單元包對其邏輯綜合,查看綜合后單元包映射情況。
最后本文通過一個十進制計數(shù)器從RTL到GDSII(Graphic Design System II)的設(shè)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于雙邏輯映射技術(shù)的低漏功耗標準單元包設(shè)計.pdf
- 低漏功耗RM邏輯標準單元包設(shè)計方法研究.pdf
- 單軌電流模標準單元包設(shè)計.pdf
- 面向雙邏輯的低功耗單元庫技術(shù).pdf
- 功控單軌電流模設(shè)計技術(shù).pdf
- 多種納米級電流模邏輯的特性分析.pdf
- 含宏模塊生成和處理的FPGA數(shù)字序列匹配邏輯單元映射算法的研究.pdf
- CMOL電路單元映射的容錯技術(shù).pdf
- 算子代數(shù)和量子邏輯上的映射.pdf
- 通用的FPGA邏輯映射方法研究.pdf
- 電流和電路單元測試
- 邏輯綜合中工藝映射的研究.pdf
- 電流和電路單元檢測題
- 基于雙CAN冗余網(wǎng)絡(luò)的電力機車邏輯控制單元設(shè)計.pdf
- 基于BDD的雙邏輯功耗優(yōu)化技術(shù).pdf
- 基于BDD的雙邏輯面積優(yōu)化技術(shù).pdf
- 余數(shù)系統(tǒng)中模加和模乘單元設(shè)計.pdf
- FinFET電流模電路設(shè)計.pdf
- 雙軌電流模靜態(tài)功耗抑制技術(shù).pdf
- 邏輯綜合中的工藝映射算法研究.pdf
評論
0/150
提交評論