版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著顯示器件技術(shù)不斷發(fā)展,液晶顯示器件(LCD)作為一種主流顯示類型,市場(chǎng)份額逐年增加,特別是薄膜晶體管液晶顯示器件(TFT-LCD),以其獨(dú)特的性能優(yōu)勢(shì)和極具競(jìng)爭(zhēng)力的價(jià)格優(yōu)勢(shì),占據(jù)顯示器件的龍頭地位。與此同時(shí),對(duì)TFT-LCD檢測(cè)技術(shù)的要求也越來越嚴(yán)格,逐漸成為了液晶生產(chǎn)廠商的研究重點(diǎn)之一。
本文基于TFT-LCD,介紹了驅(qū)動(dòng)顯示原理和缺陷檢測(cè)系統(tǒng)中的圖像采集處理,并對(duì)常用的圖像采集去噪方法提出優(yōu)化方案,同時(shí)設(shè)計(jì)開發(fā)出一種適
2、用于高分辨率TFT-LCD檢測(cè)的信號(hào)發(fā)生器,主要應(yīng)用于2560x1600分辨率及以下的液晶顯示屏的生產(chǎn)檢測(cè),以及向客戶演示產(chǎn)品的顯示效果,主要工作如下:
(1)深入了解 TFT-LCD缺陷檢測(cè)技術(shù)以及國內(nèi)外研究現(xiàn)狀。針對(duì)檢測(cè)中的圖像采集,分析和研究了常用的去噪算法,主要包括標(biāo)準(zhǔn)中值濾波、開關(guān)中值濾波、模糊濾波等。針對(duì)脈沖噪聲抑制,提出了一種基于自適應(yīng)閾值的開關(guān)中值濾波優(yōu)化算法,以濾波窗口內(nèi)的中心點(diǎn)為待測(cè)像素點(diǎn),其余像素點(diǎn)進(jìn)行比
3、較排序選出最值并作為閾值參考值,減少了比較個(gè)數(shù)的同時(shí)提高了算法的性能。
?。?)針對(duì)高斯噪聲抑制,提出了一種基于模糊濾波的優(yōu)化隸屬函數(shù),降低了硬件復(fù)雜度,并使用中值濾波和模糊濾波組合結(jié)構(gòu)進(jìn)行高斯噪聲抑制。使用Verilog HDL進(jìn)行編寫實(shí)現(xiàn),經(jīng)實(shí)驗(yàn)表明,本文設(shè)計(jì)的基于FPGA圖像去噪算法能夠滿足系統(tǒng)實(shí)時(shí)性要求,能較好的完成圖像采集工作。
?。?)深入了解TFT-LCD的顯示驅(qū)動(dòng)原理,設(shè)計(jì)了以FPGA為系統(tǒng)的控制核心,使
4、用Verilog HDL語言設(shè)計(jì)完成了LCM信號(hào)發(fā)生器,包括USB指令譯碼模塊、本地寄存器模塊、SPI通信接口模塊、NAND FLSAH控制模塊、SDRAM控制模塊、可編程時(shí)鐘控制模塊、RGB時(shí)序信號(hào)模塊、PWM控制模塊等。
?。?)對(duì)設(shè)計(jì)的 TFT-LCD測(cè)試系統(tǒng)進(jìn)行了整機(jī)調(diào)試評(píng)估,最終實(shí)現(xiàn)各功能模塊協(xié)調(diào)工作成功驅(qū)動(dòng)液晶屏顯示,并達(dá)到了液晶屏的測(cè)試要求。
本文設(shè)計(jì)的基于 FPGA的圖像去噪算法能夠滿足系統(tǒng)實(shí)時(shí)性要求,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的信號(hào)發(fā)生器設(shè)計(jì)
- 基于fpga的多功能信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
- 基于fpga的信號(hào)發(fā)生器的設(shè)計(jì)
- 基于FPGA的基帶信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的DDS信號(hào)發(fā)生器的實(shí)現(xiàn).pdf
- 基于FPGA的脈搏波信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的函數(shù)信號(hào)發(fā)生器設(shè)計(jì).pdf
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)
- 基于FPGA的正弦信號(hào)發(fā)生器研究與設(shè)計(jì).pdf
- 基于FPGA技術(shù)的信號(hào)發(fā)生器設(shè)計(jì).pdf
- 基于FPGA的同步信號(hào)發(fā)生器設(shè)計(jì).pdf
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)開題
- 基于fpga的信號(hào)發(fā)生器設(shè)計(jì)6波形
- 基于fpga的函數(shù)信號(hào)發(fā)生器
- 基于fpga多功能信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)畢業(yè)論文
- 基于FPGA的DDS信號(hào)發(fā)生器的研究與設(shè)計(jì).pdf
- 畢業(yè)設(shè)計(jì)(論文)-基于fpga的信號(hào)發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn)
- 基于MCU與FPGA的DDS信號(hào)發(fā)生器的研究與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論